93LC56A/B
3.8
写
3.9
写入所有( WRAL )
写指令后面是8位( 93LC56A )
或16位数据( 93LC56B ),其被写入到
特定网络编址。经过最后一个数据位被置于去离子
引脚, CS的下降沿启动自定时自动
擦除和编程周期。
DO引脚指示的就绪/忙状态
设备如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
)和整个写周期的结束之前。
DO为逻辑“ 0”表示编程仍在
进展情况。 DO为逻辑“1 ”表示在寄存器
在特定网络版地址已经写入数据
特定网络版和设备已准备好为另一个指令
化。
写所有( WRAL )指令将写入整个
存储阵列在命令中的数据特定网络版。
该WRAL周期完全自定时的COM
mences在CS的下降沿。的时钟
CLK引脚是没有必要的设备已进入后
该WRAL周期。该WRAL指令包括自
自动ERAL周期设备。因此,该
WRAL指令不需要ERAL指令
但该芯片必须处于EWEN状态。
DO引脚指示的就绪/忙状态
设备如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
).
图3-7:
CS
写时序
T
CSL
CLK
DI
1
0
1
An
•••
A0
Dx
•••
D0
T
SV
T
CZ
准备
DO
高-Z
忙
高-Z
TWC
图3-8:
CS
WRAL时序
T
CSL
CLK
DI
1
0
0
0
1
X
•••
X
Dx
•••
D0
T
SV
T
CZ
DO
高-Z
忙
T
WL
准备
高-Z
保证在Vcc = 4.5V至+ 6.0V 。
©
1997 Microchip的技术公司
初步
DS21208A第7页