PIC16F913/914/916/917/946
TABLE 2:
PIC16F913/916 28-PIN (PDIP, SOIC, SSOP) SUMMARY
I/O
Pin
A/D
LCD
Comparators Timers
CCP
AUSART
SSP
Interrupt
Pull-Up
Basic
RA0
RA1
RA2
2
3
4
AN0
AN1
SEG12
SEG7
COM2
C1-
C2-
C2+
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
AN2/VREF-
RA3
5
SEG15/
COM3
C1+
—
—
—
—
—
—
AN3/VREF+
—
RA4
RA5
RA6
RA7
RB0
RB1
RB2
RB3
RB4
RB5
RB6
RB7
RC0
RC1
RC2
RC3
RC4
RC5
RC6
RC7
RE3
—
6
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
SEG4
SEG5
—
C1OUT
C2OUT
—
T0CKI
—
—
—
—
—
—
—
—
—
—
—
—
Y
—
7
SS
—
10
9
T1OSO
T1OSI
—
—
—
—
—
OSC2/CLKOUT
—
—
—
—
—
—
OSC1/CLKIN
21
22
23
24
25
26
27
28
11
12
13
14
15
16
17
18
1
SEG0
SEG1
SEG2
SEG3
COM0
COM1
SEG14
SEG13
VLCD1
VLCD2
VLCD3
SEG6
SEG11
SEG10
SEG9
SEG8
—
—
—
—
—
INT
—
—
—
—
—
—
—
Y
—
—
—
—
—
—
—
Y
—
—
—
—
—
—
—
Y
—
—
—
—
—
—
IOC
IOC
IOC
IOC
—
Y
—
—
—
—
—
—
Y
—
—
—
—
—
—
Y
ICSPCLK/ICDCK
—
—
—
—
—
Y
ICSPDAT/ICDDAT
—
—
—
—
—
—
—
—
—
—
—
—
—
Y(1)
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
SDO
—
—
—
—
—
T1G
T1CKI
—
—
—
—
—
CCP1
—
—
—
—
—
TX/CK
RX/DT
—
SCK/SCL
SDI/SDA
—
—
—
—
—
—
—
—
—
—
—
—
MCLR/VPP
VDD
VSS
VSS
20
8
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
19
—
—
—
—
—
—
—
Note 1:
Pull-up enabled only with external MCLR configuration.
© 2007 Microchip Technology Inc.
DS41250F-page 5