欢迎访问ic37.com |
会员登录 免费注册
发布采购

ML6401CS-1 参数 Datasheet PDF下载

ML6401CS-1图片预览
型号: ML6401CS-1
PDF下载: 下载PDF文件 查看货源
内容描述: 8位20 MSPS A / D转换器 [8-Bit 20 MSPS A/D Converter]
分类和应用: 转换器光电二极管信息通信管理
文件页数/大小: 10 页 / 165 K
品牌: MICRO-LINEAR [ MICRO LINEAR CORPORATION ]
 浏览型号ML6401CS-1的Datasheet PDF文件第1页浏览型号ML6401CS-1的Datasheet PDF文件第2页浏览型号ML6401CS-1的Datasheet PDF文件第3页浏览型号ML6401CS-1的Datasheet PDF文件第4页浏览型号ML6401CS-1的Datasheet PDF文件第6页浏览型号ML6401CS-1的Datasheet PDF文件第7页浏览型号ML6401CS-1的Datasheet PDF文件第8页浏览型号ML6401CS-1的Datasheet PDF文件第9页  
ML6401
功能说明
介绍
微型线性ML6401是一款单芯片视频A / D
转换器集成电路,其目的为模拟到数字
转换2VP -P信号速率高达20MSPS 。
掺入偏差和时钟产生,它形成了一个
数据转换完整的解决方案。操作
功耗通常比为200mW以下。该IC
设计提供低功耗和高的电平
融合产生一个优化的解决方案。该IC
由一个输入跟踪和保持,三个阶段的流水线
A / D转换器,数字误差校正电路,内部
双非重叠时钟发生器,以及内部
基准电压源。
输入跟踪和保持
通过输入采样和保持由差
电容反馈放大器。输入电容
包括PIN码保护和传输门,是4PF 。
输入到跟踪和保持,可以采用差分驱动,
或单端。单端操作使用内部
或外部参考偏置的负输入端。全
量程范围可设定在外部,或者从供应
内部来源。跟踪和保持采样输入
在输入时钟的正半周期信号,
并持有Ⅴ的最后值
IN
在负半
输入时钟的周期。放大器的稳定时间
是小于20ns 。
8
A / D转换器
该A / D转换是通过一个三阶段进行
流水线结构。第2阶段的量化其
输入信号到三个比特,然后减去从该结果
输入和放大由四个因素的差异。这
创建跨越的满刻度量程的残基的信号
下面的转换器。减法和放大
经由差动电容反馈进行
放大器中,类似于输入轨道和保持。第三
级量化的信号以4位。从每一个位
最后两级的用于误差校正。
第一级的A / D执行在结束时的转化
轨道和保持周期,大约二分之一周期
之后的输入进行取样。第二阶段的A / D
半个周期之后执行转换,后
第一阶段的减/放大已经尘埃落定。该
第三阶段A / D完成后,另一单转换
半个周期的延迟,当第二阶段已经解决。错误
然后,进行校正,并且,一个时钟周期之后,
的数据传送到输出锁存器。这允许
要读取的数据3个时钟的取样之后。
这种技术导致较低的输入电容,下
谐波失真,并且较高的信号比噪声比
经典两步平行技术,提供了一个
更大数量的有效位数。
时钟发生器
所述ML6401通常需要一个输入时钟,如果
在20MHz运行将具有25ns的低时,和一个
高时间为25ns 。这个输入被施加到时钟
它创建了两个非重叠产生电路
要求反馈放大器的时钟信号。
流水线延迟之间的时钟周期数
转换启动和相应的输出数据被
提供。新的输出数据提供每一个时钟
周期。
EFB
7
6
1
2
3
4
5
6
频率
7
8
9
10
典型的有效位数与输入信号的频率。
5