欢迎访问ic37.com |
会员登录 免费注册
发布采购

ML2252CCQ 参数 Datasheet PDF下载

ML2252CCQ图片预览
型号: ML2252CCQ
PDF下载: 下载PDF文件 查看货源
内容描述: レP兼容的8位A / D转换器,带有2或8通道多路复用器 [レP Compatible 8-Bit A/D Converters with 2- or 8-Channel Multiplexer]
分类和应用: 转换器复用器
文件页数/大小: 13 页 / 205 K
品牌: MICRO-LINEAR [ MICRO LINEAR CORPORATION ]
 浏览型号ML2252CCQ的Datasheet PDF文件第1页浏览型号ML2252CCQ的Datasheet PDF文件第2页浏览型号ML2252CCQ的Datasheet PDF文件第3页浏览型号ML2252CCQ的Datasheet PDF文件第4页浏览型号ML2252CCQ的Datasheet PDF文件第6页浏览型号ML2252CCQ的Datasheet PDF文件第7页浏览型号ML2252CCQ的Datasheet PDF文件第8页浏览型号ML2252CCQ的Datasheet PDF文件第9页  
ML2252 , ML2259
电气特性
符号
参数
(续)
条件
典型值
最大
单位
AC和ADC的动态性能(注5 )
t
ACQ
f
CLK
t
C
SNR
采样和保持采集
时钟频率
转换时间
信噪比
V
IN
= 51kHz , 5V的正弦波。
f
CLK
= 1.46MHz
(f
采样
> 150kHz的) 。噪音总和
所有非基波分量的
向上到f的1/2
采样
V
IN
= 51kHz , 5V的正弦波。
f
CLK
= 1.46MHz
(f
采样
> 150kHz的) 。
THD为总和2,3 ,4,5次谐波
相对于基本型
V
IN
= f
A
+ f
B
. f
A
=为49KHz , 2.5V的正弦波。
f
B
= 47.8kHz , 2.5V的正弦波,
f
CLK
= 1.46MHz
(f
采样
> 150kHz的) 。 IMD是(F
A
+ f
B
),
(f
A
– f
B
), (2f
A
+ f
B
), (2f
A
– f
B
), (f
A
+ 2f
B
),
(f
A
– 2f
B
)相对于基波
V
IN
= 0为50kHz。 5V正弦波相
至1kHz
(注6 )
40
1/2
50
同步而已, (注7 )
40
50
0
50
图1 ,C
L
= 50pF的
图1 ,C
L
= 10pF的
t
1H, 0H
C
IN
C
OUT
输出禁止用于DB0 - DB7
图1 ,C
L
= 50pF的
图1 ,C
L
= 10pF的
逻辑输入电容
逻辑输出电容
5
10
100
50
100
50
10
8.5
47
1/2
1460
8.5 + 250ns的
1/f
CLK
千赫
1/f
CLK
dB
THD
总谐波失真
–60
dB
IMD
互调失真
–60
dB
FR
t
DC
t
EOC
t
WS
t
SS
t
WALE
t
S
t
H
t
H1, H0
频率响应
时钟占空比
转换延迟结束
启动脉冲宽度
启动脉冲建立时间
地址锁存使能
脉冲宽度
地址设置
地址保持
输出使能DB0 - DB7
0.1
60
1/2 + 250ns的
dB
%
1/f
CLK
ns
ns
ns
ns
ns
ns
ns
ns
ns
pF
pF
注1 :限制由100 %的测试,取样,或相关性最差情况下的测试条件保证。
注2 :总非调整误差包括偏移,满度,线性度,多路复用器和采样保持误差。
注3 :对于-V
REF
• V
IN
( + )数字输出代码将是0000 0000芯片上集成两个二极管连接到每个模拟输入,将转发行为的模拟输入电压
地面以下一个二极管压降或一个二极管比V下降较大
CC
供应量。要注意,在测试过程中低V
CC
水平( 4.5V ) ,为高电平模拟输入( 5V )即可
导致此输入二极管导通 - 特别是在升高的温度下,并导致对接近满刻度模拟输入错误。该规范允许100mV的正向偏置要么
二极管。这意味着,只要在模拟V
IN
或V
REF
不超过超过100mV的电源电压,输出编码是正确的。以实现
绝对0V
DC
至5V
DC
因此,输入电压范围,需要4.900V的最小电源电压
DC
随温度的变化,初始容差和负载。
注4 :测量泄漏电流与时钟不进行切换。
注5 :C
L
= 50pF的,测得的在50%的点的时序。
注6: 40 % 〜60 %的时钟占空比范围内的所有时钟频率下确保正常运行。在该可用的时钟具有占空比的这些限制之外的情况下,
的最小时间的时钟信号为高或最低时的时钟为低电平必须至少为40ns 。最长时间的时钟可以是高或低是为60μs 。
注7:转换开始建立时间要求仅需要满足,如果必须在转换被同步到一个给定的时钟上升沿。如果设置时间没有得到满足时,
开始转换将有一个时钟脉冲的不确定性。
5