MX29LV320AT/B
PIN CONFIGURATION
A15
1
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
A16
BYTE
GND
Q15/A-1
Q7
48TSOP
A14
A13
A12
A11
A10
A9
2
3
4
5
6
Q14
Q6
7
A8
8
Q13
Q5
A19
A20
WE
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
Q12
Q4
RESET
NC
VCC
Q11
Q3
MX29LV320AT/B
WP/ACC
RY/BY
A18
A17
A7
Q10
Q2
Q9
Q1
A6
Q8
A5
Q0
A4
OE
A3
GND
CE
A2
A1
A0
48-Ball CSP 6mm x 8mm (Ball Pitch = 0.8 mm),Top View, Balls Facing Down
A
B
C
D
E
F
G
H
6
5
4
3
2
1
A13
A9
WE
A12
A14
A15
A11
A19
A20
A5
A16
Q7
Q5
Q2
Q0
A0
BYTE
Q14
Q12
Q10
Q8
Q15/A-1 GND
A8
A10
NC
Q13
Vcc
Q11
Q9
Q6
RESET
Q4
RY/BY WP/ACC A18
Q3
A7
A3
A17
A4
A6
A2
Q1
A1
CE
OE
GND
PIN DESCRIPTION
LOGIC SYMBOL
SYMBOL
A0~A20
Q0~Q14
Q15/A-1
PIN NAME
21
Address Input
16 or 8
15 Data Inputs/Outputs
A0-A20
Q0-Q15
(A-1)
Q15(Data Input/Output, word mode)
A-1(LSB Address Input, byte mode)
Chip Enable Input
CE
CE
WE
Write Enable Input
OE
Output Enable Input
OE
BYTE
RESET
RY/BY
VCC
Word/Byte Selection Input
Hardware Reset Pin, Active Low
Read/Busy Output
WE
RESET
BYTE
3.0 volt-only single power supply
HardwareWrite Protect/Acceleration
Pin
RY/BY
WP/ACC
WP/ACC
GND
NC
Device Ground
Pin Not Connected Internally
P/N:PM1008
REV. 1.1, MAY 28, 2004
3