欢迎访问ic37.com |
会员登录 免费注册
发布采购

MX23L3210RC-90 参数 Datasheet PDF下载

MX23L3210RC-90图片预览
型号: MX23L3210RC-90
PDF下载: 下载PDF文件 查看货源
内容描述: 32M位( 4M ×8 / 2M ×16 )掩膜ROM [32M-BIT (4M x 8 / 2M x 16) Mask ROM]
分类和应用:
文件页数/大小: 10 页 / 624 K
品牌: Macronix [ MACRONIX INTERNATIONAL ]
 浏览型号MX23L3210RC-90的Datasheet PDF文件第2页浏览型号MX23L3210RC-90的Datasheet PDF文件第3页浏览型号MX23L3210RC-90的Datasheet PDF文件第4页浏览型号MX23L3210RC-90的Datasheet PDF文件第5页浏览型号MX23L3210RC-90的Datasheet PDF文件第6页浏览型号MX23L3210RC-90的Datasheet PDF文件第7页浏览型号MX23L3210RC-90的Datasheet PDF文件第8页浏览型号MX23L3210RC-90的Datasheet PDF文件第9页  
MX23L3210  
32M-BIT (4M x 8 / 2M x 16) Mask ROM  
FEATURES  
ORDER INFORMATION  
Part No.  
AccessTime Package  
• Bit organization  
MX23L3210MC-10  
MX23L3210MC-12  
MX23L3210MC-15  
MX23L3210TC-70  
MX23L3210TC-90  
MX23L3210TC-10  
MX23L3210TC-12  
MX23L3210TC-15  
MX23L3210RC-70  
100ns  
120ns  
150ns  
70ns  
44 pin SOP  
44 pin SOP  
44 pin SOP  
- 4M x 8 (byte mode)  
- 2M x 16 (word mode)  
• Fast access time  
- Random access:70ns (max.) for 3.0V~3.6V  
90ns (max.) for 2.7V~3.6V  
• Current  
48 pin TSOP  
48 pin TSOP  
48 pin TSOP  
48 pin TSOP  
48 pin TSOP  
48 pin TSOP  
(Reverse type)  
48 pin TSOP  
(Reverse type)  
48 pin TSOP  
(Reverse type)  
48 pin TSOP  
(Reverse type)  
48 pin TSOP  
(Reverse type)  
44 pin TSOP  
44 pin TSOP  
90ns  
100ns  
120ns  
150ns  
70ns  
- Operating:40mA  
- Standby:15uA  
• Supply voltage  
MX23L3210RC-90  
MX23L3210RC-10  
MX23L3210RC-12  
MX23L3210RC-15  
90ns  
- 2.7V~3.6V  
• Package  
100ns  
120ns  
150ns  
- 44 pin SOP (500mil)  
- 48 pin TSOP (12mm x 20mm)  
- 44 pin TSOP (Type II)  
MX23L3210YC-10  
MX23L3210YC-12  
100ns  
120ns  
PIN CONFIGURATION  
44 SOP/ 44TSOP  
44  
43  
42  
41  
40  
39  
38  
37  
36  
35  
34  
33  
32  
31  
30  
29  
28  
27  
26  
25  
24  
23  
A20  
A19  
A8  
NC  
A18  
A17  
A7  
A6  
A5  
A4  
A3  
A2  
A1  
PIN DESCRIPTION  
2
3
4
5
6
7
8
9
10  
11  
12  
13  
14  
15  
16  
17  
18  
19  
20  
21  
22  
A9  
Symbol  
A0~A20  
D0~D14  
D15/A-1  
Pin Function  
Address Inputs  
Data Outputs  
A10  
A11  
A12  
A13  
A14  
A15  
A16  
BYTE  
VSS  
D15/A-1  
D7  
D14  
D6  
D13  
D5  
D12  
D4  
VCC  
D15 (Word Mode)/ LSB Address  
(Byte Mode)  
A0  
CE  
VSS  
OE  
D0  
D8  
D1  
D9  
D2  
D10  
D3  
D11  
CE  
Chip Enable Input  
Output Enable Input  
Word/ Byte Mode Selection  
Power Supply Pin  
Ground Pin  
OE  
Byte  
VCC  
VSS  
NC  
No Connection  
MODE SELECTION  
CE  
H
L
OE  
Byte  
D15/A-1  
X
D0~D7  
D8~D15  
High Z  
Mode  
Power  
Stand-by  
Active  
X
H
L
X
X
H
L
High Z  
High Z  
D0~D7  
D0~D7  
-
X
High Z  
-
L
Output  
Input  
D8~D15  
High Z  
Word  
Byte  
Active  
L
L
Active  
P/N:PM0370  
REV. 3.1, MAY 19, 2004  
1