5V ,低功耗,电压输出
串行10位DAC
MAX504/MAX515
____________________Pin说明
针
名字
MAX504
MAX515
—
1
—
2
3
4
—
5
6
—
—
7
8
—
BIPOFF
DIN
CLR
SCLK
CS
DOUT
DGND
AGND
REFIN
REFOUT
V
SS
VOUT
V
DD
RFB
双极偏移/增益
电阻器
串行数据输入
清除。异步设置
DAC寄存器为全0 。
串行时钟输入
片选信号,低电平有效
串行数据输出
菊花链
数字地
模拟地
参考输入
参考输出,
2.048V 。连接到V
DD
如果不使用。
负电源
DAC输出
正电源。
反馈电阻
功能
_______________Detailed说明
一般DAC讨论
该MAX504 / MAX515采用“倒”R -2R梯形网络
用单电源CMOS运算放大器的工作转换10位
数字数据转换为模拟电压电平(见
实用
图)。
“反向”的术语描述了梯形网络
由于工作在电流输出DAC的REFIN引脚是
求和点,或虚地,运算放大器。
然而,这样的使用会导致输出电压
作为基准电压的倒数。该
MAX504 / MAX515的拓扑使得输出相同的
极性为基准输入。
内部复位电路,强制DAC寄存器复位
到上电时都为0 。此外,清晰的( CLR )引脚,
保持为低电平时,将DAC寄存器为全0 。
CLR
异步且独立运作的
片选(CS )引脚。
1
2
3
4
5
6
7
8
9
10
11
12
13
14
缓冲放大器
输出缓冲器是一个单位增益稳定,轨到轨输出,
的BiCMOS运算放大器。输入失调电压和共模抑制比是
修剪,以实现比10位的性能更好。
建立时间在25μs到最终值的0.01 % 。的输出是
短路保护,可驱动2kΩ的负载更多
大于100pF的负载电容。
CS
t
CSH0
t
CSS
SCLK
t
DH
t
DS
DIN
t
DO
DOUT
t
CS1
t
CH
t
CL
t
CSH1
t
CSW
图1.时序图
8
_______________________________________________________________________________________