实时时钟
引脚说明(续)
针
所以,
PDIP
EDIP
2, 3,
16, 20,
21, 22
PLCC
1, 11,
13, 18,
26
TQFP
4, 6, 10,
15, 20,
23, 25,
27, 32
名字
功能
DS12885/DS12887/DS12887A/DS12C887/DS12C887A
22
北卡罗来纳州
无连接。该引脚应保持悬空。销21是
RCLR
对于
DS12887A / DS12C887A 。在EDIP ,这些引脚缺少设计。
17
17
21
18
DS
数据选通或读输入。 DS端子具有操作取决于两种模式
在MOT引脚的电平。当MOT引脚连接到V
CC
, Motorola总线
定时被选择。在这种模式中, DS为期间的后面部分的正脉冲
总线周期和被称为数据选通。在读周期期间, DS表示的时间,即
装置以驱动双向总线。在写周期中, DS原因后缘
设备来锁存写入数据。当MOT引脚连接到GND ,英特尔
总线时序被选择。 DS标识的时间段时,设备驱动总线
与读出的数据。在这种模式下, DS端子采用了类似的方式作为输出 -
启用(
OE
)信号在普通的RAM 。
低电平有效复位输入。该
RESET
引脚上的时钟,日历没有效果,或
内存。上电时,该
RESET
引脚保持为低电平时,使动力
供应稳定。的时间量
RESET
保持低电平是依赖于
应用程序。但是,如果
RESET
用于在上电时,该时间
RESET
低应
超过200毫秒,以确保内部定时器,用于控制对加电的设备
达已超时。当
RESET
是低和V
CC
高于V
PF
,会发生以下情况:
A.周期性的中断使能( PIE )位清0 。
B.报警中断使能( AIE )位清0 。
C.更新式的中断使能( UIE )位清0 。
D.周期性中断标志( PF )位清0 。
E.报警中断标志( AF)位清0 。
F.更新端中断标志( UF)位清0 。
G.中断请求状态标志( IRQF )位清0 。
H.
IRQ
引脚处于高阻抗状态。
一,设备不能访问,直到
RESET
返回高。
J.方波输出使能( SQWE )位清0 。
在典型的应用中,
RESET
可以连接到V
CC
。此连接允许
该设备进出权力去失败,但不会影响任何控制的
寄存器。
18
18
22
19
RESET
_____________________________________________________________________
9