欢迎访问ic37.com |
会员登录 免费注册
发布采购

88F6281-XX-BIA2C100 参数 Datasheet PDF下载

88F6281-XX-BIA2C100图片预览
型号: 88F6281-XX-BIA2C100
PDF下载: 下载PDF文件 查看货源
内容描述: 集成控制器硬件规格 [Integrated Controller Hardware Specifications]
分类和应用: 控制器
文件页数/大小: 140 页 / 1146 K
品牌: MARVELL [ MARVELL TECHNOLOGY GROUP LTD. ]
 浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第2页浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第3页浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第4页浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第5页浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第7页浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第8页浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第9页浏览型号88F6281-XX-BIA2C100的Datasheet PDF文件第10页  
88F6281
硬件规格
I
2
S-特定功能
44.1 / 48/ 96 kHz采样率
I
2
S输入我
2
器S输出工作在相同的
采样率
二十四分之一十六位深度
I
2
S IN和我
2
出去了支持独立的位深度
( 16位/ 24位)
支持普通的我
2
S,右对齐和左对齐
格式
SD / SDIO / MMC主机接口
1位/ 4位SDmem , SDIO和MMC卡
高达50 MHz
硬件生成/校验CRC ,所有的命令
卡总线和数据处理
TDM SLIC / SLAC编解码器接口
通用接口标准的SLIC / SLAC编解码器
器件
兼容标准的PCM格式的高速公路
两个通道,最多TDM协议支持
128个时隙
专用SPI接口的编解码器管理
集成的DMA从语音数据传输到/
内存缓冲区
两个XOR引擎和DMA
每个XOR引擎两个异或/ DMA通道(为一个
总共四个XOR / DMA通道)
通过描述符的链接列表链接
将数据从源接口到目的地
接口
支持增量或持有源和
目标地址
支持异或操作,就多达八个源
块,可用于RAID应用
支持iSCSI CRC- 32的计算
NAND FL灰控制器
8位的NAND闪存接口
无缝连接CE护理和CE无关
NAND闪存器件
引导支持
串行外设接口(SPI )控制器
高达50 MHz的时钟
支持从外部SPI串行闪存直接启动
内存
的MPEG传输流(TS )接口
ISO / IEC 13818-1标准兼容
支持以下模式之一:
-
并行( 8位)输入
-
并行输出
-
两个独立的串行接口
数据速率高达80 Mbps的
两个UART接口
16550兼容的UART
有两个引脚用于发送和接收操作
有两个引脚用于调制解调器控制功能
双线串行接口( TWSI )
通用TWSI主/从端口
也可以用于串行ROM初始化
50专用多功能引脚( MPP时)的
外设功能和通用I / O
每个引脚可独立配置。
GPIO输入可用于从注册中断
外部设备,并能产生可屏蔽
中断。
只有两种以下的复用接口
可同时配置:
-
音频
-
TS
-
TDM
-
千兆以太网端口0 GMII模式或千兆以太网端口1
中断控制器
可屏蔽中断CPU核心
(和PCI Express的PCI Express端点)
两个通用32位定时器/计数器
内部架构
对于高性能,低延迟的CPU MBUS -L总线
核心DDR SDRAM的连接
高级MBUS架构
双端口DDR SDRAM控制器连接
CPU和MBUS
从可启动
SPI闪存
SATA设备
NAND闪存
PCI Express的
UART (用于调试目的)
288针封装HSBGA , 19 ×19毫米1毫米的球
沥青
文档。第MV- S104859 - U0英文内容
第6页
文档分类:专有信息
©2008 Marvell公司
2008年,初步12月2日,