欢迎访问ic37.com |
会员登录 免费注册
发布采购

LTAEZ 参数 Datasheet PDF下载

LTAEZ图片预览
型号: LTAEZ
PDF下载: 下载PDF文件 查看货源
内容描述: 差分输入16位无延迟DS ADC [Differential Input 16-Bit No Latency DS ADC]
分类和应用:
文件页数/大小: 28 页 / 296 K
品牌: LINEAR [ LINEAR INTEGRATED SYSTEMS ]
 浏览型号LTAEZ的Datasheet PDF文件第2页浏览型号LTAEZ的Datasheet PDF文件第3页浏览型号LTAEZ的Datasheet PDF文件第4页浏览型号LTAEZ的Datasheet PDF文件第5页浏览型号LTAEZ的Datasheet PDF文件第7页浏览型号LTAEZ的Datasheet PDF文件第8页浏览型号LTAEZ的Datasheet PDF文件第9页浏览型号LTAEZ的Datasheet PDF文件第10页  
LTC2433-1
PI FU CTIO S
V
CC
(引脚1 ) :
正电源电压。旁路至GND
一个10μF的钽电容并联0.1μF陶瓷
电容尽可能靠近器件成为可能。
REF
+
( 2脚) , REF
(引脚3 ) :
差分参考输入。
这两个引脚上的电压可以有GND之间的任意值
和V
CC
只要参考正输入, REF
+
,是
保持高于基准的负更积极
输入, REF
通过至少0.1V 。
IN
+
( 4针) ,IN
(引脚5 ) :
差分模拟输入。该
电压对这些模拟输入可以有之间的任意值
GND和V
CC
。在这些限制中的转换器的双极
输入电压范围(V
IN
“在
+
“在
• 0.5 (V - 从)延伸
REF
)
0.5 • (V
REF
) 。超出此范围的输入转换器
产生独特的量程和欠量程输出代码。
GND (引脚6 ) :
地面上。该引脚连接到地平面
通过一个低阻抗连接。
CS (引脚7 ) :
低电平有效数字输入。的低电平引脚
使SDO数字输出并唤醒的ADC。
在每次转换的ADC自动进入
睡眠模式并保持该低功耗状态
只要CS为高电平。在CS由低到高的跳变
数据输出传输过程中中止数据传输
并启动一个新的转换。
SDO (引脚8 ) :
三态数字输出。期间的数据
输出期间,该引脚用作串行数据输出。当
片选CS为高电平( CS = V
CC
) SDO引脚处于
高阻抗状态。在转换过程中和睡眠
期间,该引脚用作转换状态输出。
转换状态可以通过拉低CS观察。
SCK ( 9针) :
双向数字时钟引脚。在内部
串行时钟操作模式, SCK用作数字输出
为数据在内部串行接口时钟
输出周期。在外部串行时钟工作模式,
SCK用于为数字输入外部串行接口
在数据输出时钟周期。弱内部上拉
最多是在内部串行时钟OP-自动激活
关合作模式。串行时钟操作模式为阻止 -
由施加在SCK引脚在上电时的逻辑电平开采
或CS的最新下降沿期间。
F
O
(引脚10 ) :
频率控制引脚。数字输入的
控制ADC的陷波频率和转换
时间。当F
O
引脚连接到GND (F
O
= 0V ),则
转换器采用内部振荡器,并拒绝为50Hz和
60Hz的同步。当f
O
是由一个外部驱动
与频率f的时钟信号
EOSC
时,转换器使用本
信号作为它的系统时钟和数字滤波器具有87分贝
在该范围F的最小抑制
EOSC
/2560
±14%
110分贝最低拒绝在f
EOSC
/2560
±4%.
6
U
U
U
24331fa