欢迎访问ic37.com |
会员登录 免费注册
发布采购

GAL26CV12 参数 Datasheet PDF下载

GAL26CV12图片预览
型号: GAL26CV12
PDF下载: 下载PDF文件 查看货源
内容描述: 高性能E2CMOS PLD通用阵列逻辑 [High Performance E2CMOS PLD Generic Array Logic]
分类和应用:
文件页数/大小: 17 页 / 256 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号GAL26CV12的Datasheet PDF文件第1页浏览型号GAL26CV12的Datasheet PDF文件第2页浏览型号GAL26CV12的Datasheet PDF文件第4页浏览型号GAL26CV12的Datasheet PDF文件第5页浏览型号GAL26CV12的Datasheet PDF文件第6页浏览型号GAL26CV12的Datasheet PDF文件第7页浏览型号GAL26CV12的Datasheet PDF文件第8页浏览型号GAL26CV12的Datasheet PDF文件第9页  
特定网络阳离子
GAL26CV12
输出逻辑宏单元( OLMC )
该GAL26CV12具有可变数目的每乘积项
OLMC 。十二可用OLMCs ,二OLMCs访问
到12个乘积项(销20和22 ),两个可使用10
产品条款(引脚19和23 ) ,以及其他八OLMCs有
八大产品的每个方面。除了现有的乘积项
对于逻辑,每个OLMC有一个附加的乘积项专用于
输出使能控制。
每个OLMC的输出极性可单独编程
是真还是反转,在任何组合或注册模式。
这允许每个输出被单独配置为有源
高或低电平有效。
该GAL26CV12有一个产品期限为异步重置( AR )
和一个乘积项为同步预置(SP)。这两个的精良
UCT条款适用于所有注册OLMCs 。异步
复位后,所有注册的输出为零的任何时间这个专用
乘积项被置位。同步预设设置所有的寄存器
到下一个时钟脉冲的后此上升沿逻辑一
乘积项被置位。
注: AR和SP产品条款将迫使的Q输出
触发器的输出的极性变成相同的状态无关。
因此,在复位操作中,该寄存器输出设置到零,
可能会导致无论是高或低的输出管脚,这取决于
该引脚极性选择。
A R
D
Q
CLK
SP
Q
4到1
MUX
2比1
MUX
GAL26CV12输出逻辑宏单元( OLMC )
输出逻辑宏单元配置
每个GAL26CV12的宏单元有两个主
功能模式:注册,和组合的I / O 。模式
和输出极性是由两个比特(SO和S1 ),它们设置
正常情况下由逻辑编译器进行控制。这些两个主要的
模式,并且需要使它们的位设置,描述
下面和下页。
注册
在注册模式下,输出引脚与个人相关的
OLMC是由OLMC的D型触发器的Q输出驱动。
在销的输出信号的逻辑极性可以通过选择
指定输出缓冲区驱动或者真(高电平有效)或
倒置(低有效)。输出三态控制可作为
个体积项为每个OLMC ,并且因此是
由逻辑式定义。该D触发器的/ Q输出被反馈
入与门阵列,同时与真实的补
反馈可以作为输入的AND阵列。
注:在注册模式下,反馈是的/ Q输出
寄存器,并且不从销;因此,一个销定义为
注册是唯一的一个输出端,并且不能用于动态
I / O ,如可以在组合引脚。
组合I / O
在组合模式下的引脚与个人相关的OLMC
由加和项门的输出驱动。的逻辑极性
在引脚输出信号可以通过指定的输出被选择
缓冲驱动要么真(高电平有效)或反转(低电平有效) 。产量
三态控制可作为一个单独的产品期限为每
输出,并且可以单独地由编译器为任一“开”设置
(专用的输出) , “关”(专用输入) ,或“产品术语驱动”
(动态I / O) 。反馈到与阵列是由销方
输出使能缓冲器。两种极性的(真实和倒)
销被反馈到与阵列。
3