欢迎访问ic37.com |
会员登录 免费注册
发布采购

GAL16VP8B-15LJ 参数 Datasheet PDF下载

GAL16VP8B-15LJ图片预览
型号: GAL16VP8B-15LJ
PDF下载: 下载PDF文件 查看货源
内容描述: 高速E2CMOS PLD通用阵列逻辑 [High-Speed E2CMOS PLD Generic Array Logic]
分类和应用: 可编程逻辑器件输入元件时钟
文件页数/大小: 17 页 / 214 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第2页浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第3页浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第4页浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第5页浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第7页浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第8页浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第9页浏览型号GAL16VP8B-15LJ的Datasheet PDF文件第10页  
特定网络阳离子
GAL16VP8
复模
在复杂的模式中,宏单元被配置为只输出或
I / O功能。
多达6个I / O都可以在这种模式下。专用的输入或输出
可以被实现为在I / O功能的子集。两个外
大部分宏(引脚11 & 19 )不具有输入功能。 DE-
需要八个I征兆/ O可以在已注册的实施
模式。
所有的宏单元的人均产出7乘积项。其中的精良
UCT术语被用于可编程的输出使能控制。销1
和图10是始终可用的数据输入到与门阵列。
在JEDEC熔丝数字包括UES熔丝和PTD熔丝
列于下页的逻辑图。
组合I / O配置的复杂模式
- SYN = 1 。
- AC0 = 1 。
- XOR = 0定义低电平有效输出。
- XOR = 1定义高电平输出。
- AC1对这种模式没有影响。
- AC2 = 1定义图腾柱输出。
- AC2 = 0定义为漏极开路输出。
- 引脚12至引脚18配置这个功能。
XOR
组合输出配置的复杂模式
- SYN = 1 。
- AC0 = 1 。
- XOR = 0定义低电平有效输出。
- XOR = 1定义高电平输出。
- AC1对这种模式没有影响。
- AC2 = 1定义图腾柱输出。
- AC2 = 0定义为漏极开路输出。
- 引脚11和引脚19被配置成该功能。
XOR
注:开发软件会自动配置所有的建筑控制位,并检查适当的引脚使用。
6