欢迎访问ic37.com |
会员登录 免费注册
发布采购

GAL16LV8C-7LJ 参数 Datasheet PDF下载

GAL16LV8C-7LJ图片预览
型号: GAL16LV8C-7LJ
PDF下载: 下载PDF文件 查看货源
内容描述: 低压E2CMOS PLD通用阵列Logic⑩ [Low Voltage E2CMOS PLD Generic Array Logic⑩]
分类和应用: 可编程逻辑器件输入元件时钟
文件页数/大小: 22 页 / 282 K
品牌: LATTICE [ LATTICE SEMICONDUCTOR ]
 浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第2页浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第3页浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第4页浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第5页浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第7页浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第8页浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第9页浏览型号GAL16LV8C-7LJ的Datasheet PDF文件第10页  
特定网络阳离子
GAL16LV8
复模
在复杂的模式中,宏单元被配置为只输出或
I / O功能。
在这种模式下可用的建筑结构与所述
常见16L8和16P8设备与可编程极性
每个宏单元。
多达6个I / O都可以在这种模式下。专用的输入或输出
可以被实现为在I / O功能的子集。两个外
大部分宏(引脚12 & 19 )不具有输入功能。 DE-
需要八个I征兆/ O可以在已注册的实施
模式。
所有的宏单元的人均产出7乘积项。一个产品
术语是用于可编程的输出使能控制。引脚1和
11顷总是可用作为数据输入到与门阵列。
在JEDEC熔丝数字包括UES熔丝和PTD熔丝
列于下页的逻辑图。
组合I / O配置的复杂模式
- SYN = 1 。
- AC0 = 1 。
- XOR = 0定义低电平有效输出。
- XOR = 1定义高电平输出。
- AC1 = 1 。
- 引脚13至引脚18被配置成该功能。
XOR
组合输出配置的复杂模式
- SYN = 1 。
- AC0 = 1 。
- XOR = 0定义低电平有效输出。
- XOR = 1定义高电平输出。
- AC1 = 1 。
- 引脚12和引脚19被配置成该功能。
XOR
注:开发软件会自动配置所有的建筑控制位,并检查适当的引脚使用。
6