欢迎访问ic37.com |
会员登录 免费注册
发布采购

EP2S130F1020I4N 参数 Datasheet PDF下载

EP2S130F1020I4N图片预览
型号: EP2S130F1020I4N
PDF下载: 下载PDF文件 查看货源
内容描述: [Field Programmable Gate Array, 6627 CLBs, 717MHz, 132540-Cell, CMOS, PBGA1020, 33 X 33 MM, 1 MM PITCH, LEAD FREE, FBGA-1020]
分类和应用: 时钟可编程逻辑
文件页数/大小: 248 页 / 2983 K
品牌: INTEL [ INTEL ]
 浏览型号EP2S130F1020I4N的Datasheet PDF文件第223页浏览型号EP2S130F1020I4N的Datasheet PDF文件第224页浏览型号EP2S130F1020I4N的Datasheet PDF文件第225页浏览型号EP2S130F1020I4N的Datasheet PDF文件第226页浏览型号EP2S130F1020I4N的Datasheet PDF文件第228页浏览型号EP2S130F1020I4N的Datasheet PDF文件第229页浏览型号EP2S130F1020I4N的Datasheet PDF文件第230页浏览型号EP2S130F1020I4N的Datasheet PDF文件第231页  
DC & Switching Characteristics  
Therefore, the DCD percentage for the 267 MHz SSTL-2 Class II  
non-DDIO row output clock on a –3 device ranges from 47.5% to 52.5%.  
Table 5–81. Maximum DCD for Non-DDIO Output on Column I/O  
Pins  
Note (1)  
Column I/O Output  
Standard I/O  
Standard  
Maximum DCD for Non-DDIO Output  
Unit  
-3 Devices  
-4 & -5 Devices  
3.3-V LVTTL  
3.3-V LVCMOS  
2.5 V  
190  
140  
125  
80  
220  
175  
155  
110  
215  
135  
130  
115  
100  
110  
ps  
ps  
ps  
ps  
ps  
ps  
ps  
ps  
ps  
ps  
1.8 V  
1.5-V LVCMOS  
SSTL-2 Class I  
SSTL-2 Class II  
SSTL-18 Class I  
SSTL-18 Class II  
185  
105  
100  
90  
70  
1.8-V HSTL  
Class I  
80  
1.8-V HSTL  
Class II  
80  
85  
50  
110  
115  
80  
ps  
ps  
ps  
1.5-V HSTL  
Class I  
1.5-V HSTL  
Class II  
1.2-V HSTL (2)  
170  
55  
-
ps  
ps  
LVPECL  
80  
Notes to Table 5–81:  
(1) The DCD specification is based on a no logic array noise condition.  
(2) 1.2-V HSTL is only supported in -3 devices.  
Altera Corporation  
April 2011  
5–81  
Stratix II Device Handbook, Volume 1  
 复制成功!