Ballout and Package Information
12.3
Pin Assignments for the Advanced Memory Buffer
(AMB)
Table 12-1. 655-Ball FBGA 0.8 mm Pitch - Left Side
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
AA
AB
AC
V
SS
DQ19
DQ21
V
SS
V
DD
DQS2
DQS2
V
SS
DQ20
2
3
V
SS
DQS3
DQ18
V
SS
DQ17
DQ23
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
V
SS
V
SS
V
SS
PN4
RESET
V
SS
4
DQ26
DQS3
V
SS
DQ16
DQ29
V
SS
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
SN0
SN1
SN2
V
SS
PN5
PN5
5
DQ12
V
SS
DQ4
DQ24
V
SS
DQ31
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
SN0
SN1
SN2
V
SS
PN13
PN13
6
V
DD
DQ14
DQS9
V
SS
DQ25
DQ27
V
SS
DQ28
BA1A
V
SS
A0A
CASA
V
SS
A2A
A11A
V
SS
A15A
V
CCFBD
SN3
SN3
V
SS
RFU
a
RFU
a
7
DQS10
DQS10
V
SS
DQS9
DQ6
V
SS
DQS12
DQ30
V
SS
WEA
CKE0A
V
SS
BA0A
A1A
V
SS
A9A
A14A
V
SS
SN4
SN4
V
SS
PN12
PN12
8
DQ13
V
SS
DQ15
DQ7
V
SS
TESTLO
9
V
DD
DQ11
DQ9
V
SS
DQ5
TEST
10
DQS1
DQS1
V
SS
DQ3
DQ1
V
SS
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
RFU
a
SN12
SN12
V
SS
PN8
PN8
11
DQ10
V
SS
DQ8
DQS0
V
SS
DQS0
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
RFU
a
SN6
SN6
V
SS
PN9
PN9
12
V
DD
DDRC
DDRC
V
SS
DQ0
DQ2
BFUNC
V
SS
V
DD
V
SS
V
CC
V
SS
V
CC
13
TESTLO
TESTLO
14
V
DD
V
DD
DDRC
DQS8
V
SS
CB0
RFU
V
SS
V
DD
V
SS
V
CC
V
SS
V
CC
V
SS
V
CC
V
SS
V
SS
V
SS
SN9
SN9
V
SS
PN10
PN10
15
V
DD
V
SS
DQS17
V
DD
CB2
CB3
RFU
V
DD
V
SS
V
CC
V
SS
V
CC
V
SS
V
CC
V
SS
V
CC
V
SS
V
SS
SN10
SN10
V
SS
PN11
PN11
V
SS
DQS8
CB1
V
DD
RFU
V
DD
V
SS
V
CC
V
SS
V
CC
V
SS
V
CC
V
SS
V
CC
V
CCFBD
V
SS
SN8
SN8
V
SS
DQS11 DQS11
DQ22
V
SS
CLK2
CLK0
ODT0A
CS1A
A6A
V
SS
A4A
PN0
PN1
PN2
PN3
V
SS
V
SS
CLK2
CLK0
V
SS
RFU
CS0A
V
SS
A8A
A13A
PN0
PN1
PN2
PN3
PN4
V
SS
DQS12
V
SS
CKE1A
RASA
V
SS
BA2A
A10A
A3A
A5A
A7A
A12A
V
CCFBD
SN5
SN5
V
SS
PN6
PN6
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
V
SS
SN13
SN13
V
SS
PN7
PN7
V
SS
V
CC
V
SS
RFU
V
CCFBD
SN7
SN7
V
SS
V
SSAPLL
V
CCAPLL
FBDRES PLLTST
O
These pin positions are reserved for forward clocks to be used in future AMB implementations.
144
Intel® 6400/6402 Advanced Memory Buffer Datasheet