Ballout and Package Information
12.3
Pin Assignments for the Advanced Memory Buffer
(AMB)
Table 12-1. 655-Ball FBGA 0.8 mm Pitch - Left Side
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
V
V
V
V
TESTLO
V
V
DD
A
B
DQ26
DQ12
DQS10 DQ13
DQS1 DQ10
SS
DD
DD
DD
DD
DD
TESTLO
V
V
V
V
V
V
SS
DQS3 DQS3
DQ14 DQS10
DQ11 DQS1
DDRC
DDRC
DD
SS
SS
SS
DDRC
DQS8
V
V
V
V
V
C
DQS2 DQ18
DQ4
DQS9
DQ15
DQ7
DQ9
DQ8
DQS17
SS
SS
SS
SS
SS
V
V
V
V
V
D
E
DQ19 DQS2
DQ16
DQ29
DQ24
DQS9
DQ6
DQ3
DQ1
DQS0
DQS8
CB1
SS
SS
SS
SS
DD
V
V
V
V
V
DQ21
DQ17
DQ23
DQ25
DQ27
DQ5
DQ0
DQ2
CB2
CB3
SS
SS
SS
SS
SS
TESTLO TEST
V
V
V
V
V
F
DQ20
DQ31
NC
DQS0
NC
CB0
RFU
SS
SS
SS
SS
DD
BFUNC
V
G
DQS11 DQS11
NC
NC
DQS12 DQS12
NC
NC
RFU
RFU
SS
V
V
V
V
V
V
H
J
DQ22
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
DQ28
BA1A
DQ30
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
SS
SS
SS
DD
SS
DD
V
V
V
V
V
V
CLK2
CLK0
CKE1A
RASA
SS
SS
DD
SS
DD
SS
V
V
V
V
V
K
L
CLK2
CLK0
WEA
SS
SS
CC
SS
CC
V
V
V
V
V
V
A0A
CKE0A
SS
SS
CC
SS
CC
SS
V
V
V
V
V
M
ODT0A RFU
CASA
BA2A
A10A
SS
SS
CC
SS
CC
V
CC
V
V
V
V
N
P
CS1A
A6A
CS0A
NC
NC
NC
NC
NC
NC
BA0A
A1A
NC
NC
NC
NC
NC
NC
SS
SS
CC
SS
V
CC
V
V
V
V
V
A2A
A3A
SS
SS
SS
CC
V
V
V
V
V
V
R
T
A8A
A13A
PN0
PN1
PN2
PN3
PN4
NC
NC
NC
NC
NC
NC
NC
A11A
A5A
A7A
NC
NC
NC
NC
NC
NC
NC
NC
NC
SS
SS
CC
SS
CC
SS
V
V
V
V
A4A
PN0
PN1
PN2
PN3
A9A
SS
SS
CC
SS
CC
V
V
V
U
NC
NC
A15A
A14A
A12A
RFU
CCFBD
SS
SS
a
a
V
V
V
V
V
V
V
V
V
V
SN0
SN1
SN2
SN0
SN1
SN2
RFU
RFU
SS
CCFBD
SN3
SS
CCFBD
SS
CCFBD
SN7
SS
SS
SS
V
W
Y
SN4
SN4
SN5
SN5
SN13
SN13
SN12
SN12
SN6
SN6
SN8
SN8
SN9
SN9
SN10
SN10
SS
V
SN3
SN7
SS
V
V
V
V
V
V
V
V
V
V
V
V
V
AA
AB
PN4
SS
SS
SS
SS
SS
SS
SS
SS
SS
SS
SS
SS
SS
a
V
V
V
CCAPLL
RESET
PN5
PN5
PN13
PN13
PN12
PN12
PN6
PN6
PN7
PN7
PN8
PN8
PN9
PN10
PN10
PN11
PN11
RFU
SS
SSAPLL
PLLTST
O
a
V
AC
PN9 FBDRES
RFU
SS
These pin positions are reserved for forward clocks to be used in future AMB implementations.
144
Intel® 6400/6402 Advanced Memory Buffer Datasheet