Package Mechanical Specifications
Figure 34.
The Coordinates of the Processor Pins as Viewed From the Top of the Package.
1
2
3
4
5
6
7
8
9
10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26
A
A
B
VSSSE VCCSE
VSS
GHI#
NC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VSS
NC
D#[2]
VSS
VSS
D#[3]
VSS
VSS
THERMTRIP#
IGNNE#
NSE
NSE
B
C
THRMD
A
FERR#/
PBE#
VSS
SMI#
VCC
D#[0] D#[1]
D#[6] D#[9]
C
VSS PROCHOT#
TDI
THRMDC VSS A20M# VSS
D#[4]
VSS
VSS
D#[7] D#[8]
VSS D#[12]
D
D
LINT0 BPRI# VSS
TCK
VSS
TDO
VSS
VCC
D#[5] D#[13] VSS D#[15] D#[23]
DSTBN#
E
E
VSS DEFER#
HITM#
LINT1 TRST# VSS
VCC DBI#[0]
DSTBP#
VSS D#[17] D#[21] VSS
[0]
F
F
RS#[0] VSS
ADS# BNR#
HIT# RS#[2] VSS GTLREF TMS
VSS LOCK# RS#[1] VSS
VCC GTLREF
VSS D#[19] D#[20] VSS D#[22]
[0]
G
G
VSS D#[10] D#[18] VSS DBI#[1] D#[25]
H
H
VSS DRDY# REQ#[4] VSS DBSY# BR0#
REQ#[0] VSS REQ#[3]REQ#[2] VSS TRDY#
D#[11] D#[16] VSS D#[26] D#[31] VSS
DSTBP#
J
J
D#[14] VSS
D#[29] VSS DP#[0]
[1]
K
K
DSTBN#
D#[30] VSS DP#[1] DP#[2]
A#[6] A#[3]
VSS
A#[4] REQ#[1] VSS
VSS
[1]
L
L
VSS ADSTB#[0]
A#[5]
VSS
A#[9] A#[7]
D#[24] D#[28] VSS COMP[0] DP#[3] VSS
D#[27] VSS D#[32] D#[35] VSS D#[37]
M
N
M
N
VSS A#[10] A#[11] VSS
A#[8]
A#[13]
A#[12] A#[14] VSS A#[15] A#[16] VSS
COMP[1] VSS A#[19] A#[20] VSS A#[24]
VSS D#[33] D#[36] VSS D#[39] D#[38]
DSTBP#
TOP VIEW
P
P
D#[34] VSS
D#[41] VSS DBI#[2]
[2]
R
R
DSTBN#
D#[40]
A#[28]
VSS A#[18] A#[21] VSS ADSTB#[1]
VSS D#[43] D#[42] VSS
[2]
T
T
A#[17] A#[22] VSS A#[26] A#[30] VSS
VSS D#[46] D#[47] VSS D#[45] D#[44]
D#[52] VSS D#[50] D#[49] VSS D#[48]
U
U
TESTHI
A#[23] VSS A#[25] A#[31] VSS
8
V
V
VSS A#[27] A#[32] VSS AP#[1] MCERR#
TESTHI
DBI#[3] D#[53] VSS D#[54] D#[51] VSS
DSTBP#
VSS D#[57] D#[55]
W
Y
W
Y
VSS
A#[29] A#[33] VSS
INIT#
VSS
DSTBN#[3]
9
[3]
TESTHI
A#[34] VSS
10
VSS BPM#[3]
D#[60] VSS D#[58] D#[59] VSS D#[56]
STPCLK#
AA
AB
AC
AD
AE
AF
AA
AB
AC
AD
AE
AF
ITPCLKOUT
[0]
VSS TESTHI1 BINIT# VSS BPM#[4] GTLREF VSS
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VSS
VCC
VSS
VCC
VSS
VCC
VCC
VSS
VCC
VSS
VCC
VSS
VSS
VCC
GTLREF
VSS D#[63] D#[61] VSS
D#[62]
ITPCLKOU
PWRGOODVSS RESET# SLP#
A#[35] RSP#
VSS
VSS
VCC
VSS VSS
BPM#[1]
BPM#[5]
T[1]
AP#[0] VSS IERR# BPM#[2] VSS BPM#[0] VSS
VSS TESTHI3 TESTHI2 VSS TESTHI5 TESTHI4 VSS ITP_CLK0
TESTHI
0
ITP_CL
K1
VSS
VID4
VSS
NC
NC
VID2
NC
VSS
VID1
BSEL0 VCC
VCC VCCA VSS
VSSA
VSS
VSS
DPSLP#
DBR#
NC
BSEL1
VID0
VCCIO_
PLL
VID3
VCC
VCC
VSS
VSS
VCC
VSS
VCC
VCC
VSS
NC
VSS
VSS
VCC
VSS
SKTOC
C#
VCCVID VCC
VCC BCLK[0] BCLK[1] NC
VSS
1
2
3
4
5
6
7
8
9
10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26
VSS
VCC
Other
Mobile Intel Pentium 4 Processor-M Datasheet
65