欢迎访问ic37.com |
会员登录 免费注册
发布采购

557GI-05A 参数 Datasheet PDF下载

557GI-05A图片预览
型号: 557GI-05A
PDF下载: 下载PDF文件 查看货源
内容描述: 四路差分的PCI-Express时钟源 [Quad Differential PCI-Express Clock Source]
分类和应用: 晶体外围集成电路光电二极管PC时钟
文件页数/大小: 12 页 / 261 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号557GI-05A的Datasheet PDF文件第1页浏览型号557GI-05A的Datasheet PDF文件第2页浏览型号557GI-05A的Datasheet PDF文件第3页浏览型号557GI-05A的Datasheet PDF文件第5页浏览型号557GI-05A的Datasheet PDF文件第6页浏览型号557GI-05A的Datasheet PDF文件第7页浏览型号557GI-05A的Datasheet PDF文件第8页浏览型号557GI-05A的Datasheet PDF文件第9页  
ICS557-05A
四路差分的PCI-Express时钟源
应用信息
去耦电容
对于任何高性能的混合信号IC,该
ICS557-05A必须从系统电源隔离
电源噪声,以达到最佳性能。
0.01μF的去耦电容必须连接
每个VDD与PCB地平面之间。
负载电阻R
L
由于时钟输出是开源的产出, 50
欧姆的外部电阻到地是在连接
每个时钟输出。
输出终端
的的的PCI-Express差分时钟输出
ICS557-05A都是开源驱动程序和需要
外部串联电阻和一个电阻接地。这些
电阻值及其允许的位置显示
中详细
PCI - Express的布局指南
部分。
该ICS557-05A也可以为LVDS的配置
兼容的电压电平。见
LVDS兼容
布局指南
部分。
PCB布局建议
为确保最佳的设备性能和最低的输出
相位噪声,遵循以下原则应该是
观察到。
每一个0.01μF去耦电容应安装
在电路板的元件侧靠近
VDD引脚的位置。无孔应与使用
去耦电容和VDD引脚。 PCB走线到
VDD引脚应保持尽可能的短,以应
PCB走线通过地面。铁素体的距离
珠和散装解耦从设备是少
关键的。
2)优化布局之一,在所有组件
电路板的同一侧,通过其他最大限度地减少通孔
信号层(铁氧体磁珠和去耦大容量
电容器可以安装在背面) 。其他信号
走线应远离ICS557-05A 。
这包括信号迹线正下方的装置,
或在邻近使用的地线平面层的层
该设备。
外部元件
外部元件数量最少的
要求正确操作。的去耦电容
0.01
µF
应连接在VDD和GND之间
对(1,9和15,16 ),为靠近器件成为可能。
芯片capacitors-
水晶电容应
从销X1连接到地和X2接地,以
优化的初始精度。这些值(单位为pF )
水晶瓶盖等于(C
L
-12) * 2在这个等式中,
C
L
= PF中的晶体负载电容。例如,对于一
晶体与16 pF负载上限,每一个外部晶振帽
将8 pF的。 [ ( 16-12 )×2 ] = 8 。
目前的参考源ř
r
( IREF )
如果目标板走线阻抗( Z)为50Ω ,则RR =
475Ω (1%) ,提供2.32毫安IREF ,输出电流
(I
OH
)等于6 * IREF 。
MDS 557-05A ê
集成电路系统公司
4
525马街,圣何塞,加利福尼亚95126
修订版011606
电话:( 408 ) 297-1201
www.icst.com