欢迎访问ic37.com |
会员登录 免费注册
发布采购

IBMN612405GT3B-8N 参数 Datasheet PDF下载

IBMN612405GT3B-8N图片预览
型号: IBMN612405GT3B-8N
PDF下载: 下载PDF文件 查看货源
内容描述: [DDR DRAM, 32MX4, 0.8ns, CMOS, PDSO66, 0.400 INCH, PLASTIC, TSOP2-66]
分类和应用: 时钟动态存储器双倍数据速率光电二极管内存集成电路
文件页数/大小: 79 页 / 1280 K
品牌: IBM [ IBM ]
 浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第29页浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第30页浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第31页浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第32页浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第34页浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第35页浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第36页浏览型号IBMN612405GT3B-8N的Datasheet PDF文件第37页  
IBMN612404GT3B  
IBMN612804GT3B  
Preliminary  
128Mb Double Data Rate Synchronous DRAM  
Write to Write (Burst Length = 4)  
Maximum DQSS  
T1  
T2  
T3  
T4  
T5  
T6  
CK  
CK  
Write  
NOP  
Write  
NOP  
NOP  
NOP  
Command  
Address  
BAa, COL b  
BAa, COL n  
t
(max)  
DQSS  
DQS  
DQ  
DI a-b  
DI a-n  
DM  
Minimum DQSS  
T1  
T2  
T3  
T4  
T5  
T6  
CK  
CK  
Write  
NOP  
Write  
NOP  
NOP  
NOP  
Command  
Address  
BA, COL b  
BA, COL n  
t
(min)  
DQSS  
DQS  
DQ  
DI a-b  
DI a-n  
DM  
DI a-b = data in for bank a, column b, etc.  
3 subsequent elements of data in are applied in the programmed order following DI a-b.  
3 subsequent elements of data in are applied in the programmed order following DI a-n.  
A non-interrupted burst is shown.  
Don’t Care  
Each Write command may be to any bank.  
©IBM Corporation. All rights reserved.  
Use is further subject to the provisions at the end of this document.  
06K0566.F39350B  
1/01  
Page 33 of 79  
 复制成功!