HI-3282
功能说明(续)
接收器逻辑操作
图2示出了各逻辑部分的方框图。
接收器。
EN1检索数据的接收器1和EN2从检索数据
接收器2 。
如果另一个ARINC字被接收并且新的EOS之前发生
的两个字节被检索,该数据由新覆盖
字。
位时序
在ARINC 429规范包含下列时间
说明书中对接收的数据:
高速
低速
比特率
100K BPS ± 1 % 12K BPS -14.5K
脉冲上升时间
1.5 ± 0.5微秒
10 ± 5微秒
脉冲下降时间
1.5 ± 0.5微秒
10 ± 5微秒
脉冲宽度
5微秒± 5 % 34.5至41.7微秒
内部避雷( -10只)
对HI - 3282-10结构与对HI - 3282除
该ARINC输入内部防雷保护,
DO- 160D , 3级到10千欧的电阻,必须
串联连接在从所述ARINC总线上的每个输入端。
对HI - 3282-10装置的设计需要外部
10千欧的串联电阻进行适当的ARINC水平检测。该
典型的10伏的差动信号被转换,并输入到一个
窗口比较器和锁存器。比较器电平被设定
即,与外部10千欧的电阻,它们的正下方
标准的6.5 V最小ARINC数据的阈值,并略高于
2.5 V最大ARINC空阈值。
对HI - 3282-10的外部10时所使用的接收器
欧姆的电阻能承受DO- 160D , 3级,波形3,4
和5A 。没有额外的雷电保护电路是必要的。
接收器校验位
接收器奇偶校验电路计数的人接受,包括
奇偶校验位, ARINC-位32。如果结果为奇数,则"0"会出现在
第32位。
检索数据
一旦32位的有效识别,接收逻辑产生
序列( EOS )结束。如果接收机译码器被使能,并
第9和第10位ARINC匹配的控制字位程序
或者,如果接收器的解码器被禁用,则EOS钟表的数据
就绪标志触发器为"1" ,D / R 1或D / R 2 (或两者)将变低。该
数据标志的接收器将保持低电平,直到两个ARINC字节后
从接收器取出。这是通过
EN激活与SEL ,字节选择,低来取得前
字节和激活EN与SEL高检索的第二个字节。
应用笔记300
请参阅霍尔特AN- 300应用笔记额外
信息和霍尔特的防雷保护建议
线路驱动器和接收器。
到引脚
SEL
EN
D / R
解码器
控制
位
MUX
控制
32至16 DRIVER
控制
BIT BD14
时钟
选项
时钟
CLK
/
LATCH
启用
控制
BITS 9 & 10
32位锁存器
位
计数器
和
完
顺序
32位移位寄存器
数据
奇偶
查
32ND
位
位时钟
EOS
EOS
问鼎
WORD GAP
WORD GAP
定时器
位时钟
移位寄存器
开始
结束
零
移位寄存器
顺序
控制
零
移位寄存器
错误
错误
发现
时钟
图2中。
接收器框图
HOLT集成电路
4