欢迎访问ic37.com |
会员登录 免费注册
发布采购

HSP3824 参数 Datasheet PDF下载

HSP3824图片预览
型号: HSP3824
PDF下载: 下载PDF文件 查看货源
内容描述: 直接序列扩频基带处理器 [Direct Sequence Spread Spectrum Baseband Processor]
分类和应用:
文件页数/大小: 41 页 / 278 K
品牌: HARRIS [ HARRIS CORPORATION ]
 浏览型号HSP3824的Datasheet PDF文件第1页浏览型号HSP3824的Datasheet PDF文件第2页浏览型号HSP3824的Datasheet PDF文件第3页浏览型号HSP3824的Datasheet PDF文件第4页浏览型号HSP3824的Datasheet PDF文件第6页浏览型号HSP3824的Datasheet PDF文件第7页浏览型号HSP3824的Datasheet PDF文件第8页浏览型号HSP3824的Datasheet PDF文件第9页  
HSP3824
引脚说明
名字
MD_RDY
(续)
TYPE I / O
O
描述
MD_RDY是一个输出信号到所述网络处理器,表示一个数据包是
准备好要传送到处理器。 MD_RDY是一种活性高的信号,并将其
信封上的RXD串行总线的数据传输。为无效MD_RDY回报
状态时,有没有更多的接收机数据时,可编程的数据长度时
计数器达到它的值,或者当链路已经中断。 MD_RDY遗体
在序言同步无效。
当激活时,接收器CON连接gured投入运营,另有接收机处于待机状态
模式。这是一个活跃的高输入信号。
天线选择信号改变状态的切换接收从天线到
在天线分集模式中的获取过程中的天线。
SD是它用于从传送地址和数据到/串行双向数据总线
的内部寄存器。 8位字的位顺序是高位网络RST 。在科幻RST 8位
在传输指示紧接着8个位的寄存器地址
表示需要被写入或读出在该寄存器中的数据。
SCLK为时钟上的SD串行总线。数据的时钟在上升沿SD 。
SCLK是一个输入时钟,它是异步的内部主时钟(MCLK )的
该时钟的最大速率为10MHz或主时钟频率,取
低。
AS是用于信封的地址或SD数据的地址选通。
逻辑1 =信封的地址位。
逻辑0 =信封中的数据位。
R / W是一个输入到HSP3824用来改变SD总线时的方向
在SD总线上读出或写入数据。 R / W之前,必须设置为上升沿
SCLK 。高电平表示读,而低级别的写。
CS是芯片选择设备激活串行控制端口进行访问CS不
影响的任何其它接口端口和信号,即TX或RX端口和
接口信号。这是一个低电平有效信号。当处于非活动状态的SD ,SCLK的AS和R / W
成为“不关心”信号。
这是可以进行编程,以带出内部信号或数据的数据端口
监测。这些数据包括:相关器的相位和幅度, NCO频率
偏移估计和信号质量的估计。一些可用的离散信号
包括:载波侦听( CRS ) ,当最初的PN收购具有激活
被宣布。能量检测( ED ),它被激活时,集成的RSSI
值超过可编程阈值。这两个ED和CRS高电平有效
signals.These位由生产用于测试主要是保留的。进一步
测试端口的描述见本数据手册中的相应部分。
这是用于与正被从输出数据的时钟
测试总线( TEST 0-7 ) 。
主重置设备。当积极的TX和RX功能被禁用。如果复位
保持较低的HSP3824进入功耗待机模式。复位不会改变任何
在CON组fi guration寄存器的值,也不是预设任何寄存器到默认
值。设备需要在上电时进行编程。 RESET必须是在非活动
该装置的编程。
主时钟设备。这个时钟的最大频率为44MHz是。这是用来
在内部产生所有其它内部必要的时钟,并且由1 ,2,4 ,或8分
对于收发器时钟。
TX传播的基带I数字输出数据。数据在编程码片速率输出。
TX传播的基带Q数字输出数据。数据在编程芯片的输出
率。
34
RX_PE
ANTSEL
SD
33
27
25
I
O
I / O
SCLK
24
I
AS
23
I
读/写
8
I
CS
9
I
TEST 0-7
37, 38, 39,
40, 43, 44,
45, 46
O
TEST_CK
RESET
1
28
O
I
MCLK
30
I
I
OUT
Q
OUT
48
47
O
O
注:共有48个引脚;所有引脚的使用。
5