欢迎访问ic37.com |
会员登录 免费注册
发布采购

33291L_08 参数 Datasheet PDF下载

33291L_08图片预览
型号: 33291L_08
PDF下载: 下载PDF文件 查看货源
内容描述: 八个输出开关,串行外设接口I / O [Eight-Output Switch with Serial Peripheral Interface I/O]
分类和应用: 开关
文件页数/大小: 26 页 / 1285 K
品牌: FREESCALE [ FREESCALE SEMICONDUCTOR, INC ]
 浏览型号33291L_08的Datasheet PDF文件第4页浏览型号33291L_08的Datasheet PDF文件第5页浏览型号33291L_08的Datasheet PDF文件第6页浏览型号33291L_08的Datasheet PDF文件第7页浏览型号33291L_08的Datasheet PDF文件第9页浏览型号33291L_08的Datasheet PDF文件第10页浏览型号33291L_08的Datasheet PDF文件第11页浏览型号33291L_08的Datasheet PDF文件第12页  
电气特性
动态电气特性
动态电气特性
表5.动态电气特性
特征条件4.5 V下注意
V
DD
5.5 V, 9.0 V
V
PWR
16 V , -40°C
T
A
125 ℃,除非另有说明。
所提到的典型值反映的近似参数是指在T
A
= 25℃下的额定条件,除非另有说明。
特征
电源输出时序
输出上升时间(V
PWR
= 13 V ,R
L
= 26
Ω)
(26)
输出下降时间(V
PWR
= 13 V ,R
L
= 26
Ω)
(26)
输出导通延迟时间(V
PWR
= 13 V ,R
L
= 26
Ω)
(27)
输出关断延迟时间(V
PWR
= 13 V ,R
L
= 26
Ω)
(28)
输出短路故障停用延迟报告
(29)
SFPD = 0.2× V
DD
输出OFF故障报告延迟
(30)
SFPD = 0.2× V
DD
数字接口时序
对于需要低状态持续时间
RST
(V
IL
< 0.2 V
DD
)
(31)
的下降沿
CS
瑞星SCLK的上升沿(必需设置时间)
SCLK下降沿边缘到上升沿
CS
(用于设置时间)
SI到SCLK下降沿的边沿(用于设置时间)
SCLK下降沿边缘以SI (要求保持时间)
SO上升时间(C
L
= 200 pF的)
SO下降时间(C
L
= 200 pF的)
SI ,
CS
, SCLK ,输入信号上升时间
(32)
SI ,
CS
, SCLK ,接收信号的下降时间
(32)
从下降沿时间
CS
以如此之低阻抗
(33)
从上升沿时刻
CS
以如此之高阻抗
(34)
从SCLK的上升沿时刻以SO数据有效
(35)
0.2 V
DD
SO
0.8 V
DD
, C
L
= 200 pF的
t
W( RST )
t
领导
t
LAG
t
SI ( SU )
t
SI (保持)
t
R( SO )
t
F( SO )
t
R( SI )
t
F( SI )
t
SO ( EN )
t
SO ( DIS )
t
有效
65
105
50
50
50
25
25
25
25
167
167
167
83
83
50
50
50
50
110
110
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
t
DLY (OFF)的
70
150
250
t
r
t
f
t
DLY (ON)的
t
DLY (OFF)的
t
DLY ( SF )
70
150
250
0.4
0.4
1.0
1.0
5.0
5.0
15
15
20
20
50
50
符号
典型值
最大
单位
μ
s
μ
s
μ
s
μ
s
μ
s
μ
s
笔记
26.输出上升和下降时间跨越26分别测
Ω
电阻负载​​在10%至90 %和90%至10%的电压点。
27.输出导通延迟时间从50 %上升沿测
CS
90 % OFF的输出电压(V
PWR
)为R
L
= 26
Ω
阻性负载。
28.
29.
30.
31.
32.
33.
34.
35.
从50 %上升沿测得的输出关断延迟时间
CS
到输出OFF电压的10% (Ⅴ
PWR
)为R
L
= 26
Ω
阻性负载。
短路故障报告禁止传播时间从50 %上升沿测
CS
10 % OFF的输出电压(V
PWR
), V
PWR
=
6.0 V和SFPD = 2.0× V
DD
.
输出OFF故障报告延迟从50 %上升沿测
CS
到输出OFF电压的10%上升边缘(Ⅴ
PWR
).
RST
低持续时间启用,并会关闭或禁用状态输出测量。
上升和下降的传入SI的时间,
CS
和SCLK信号建议用于设计考虑,以防止双脉冲的发生。
所需的输出状态数据的时间可以运用在SO引脚。
在SO引脚将被终止所需的输出状态数据的时间。
所需时间获得有效数据从SO以下SCLK的上升。看
33291L
8
模拟集成电路设备数据
飞思卡尔半导体公司