Freescale Semiconductor, Inc.
Technical Data — MC68HC11P2
Table of Contents
List of Paragraphs
Table of Contents
List of Figures
List of Tables
Section 1. General Description
1.1
1.2
1.3
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .18
Section 2. Pin Descriptions
2.1
2.2
2.3
2.4
2.5
2.6
2.7
2.8
2.9
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
VDD and VSS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
RESET . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
Crystal driver and external clock input (XTAL, EXTAL) . . . . . .24
E clock output (E) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
Phase-locked loop (XFC, VDDSYN). . . . . . . . . . . . . . . . . . . . .26
Interrupt request (IRQ) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
Nonmaskable interrupt (XIRQ/VPPE). . . . . . . . . . . . . . . . . . . .32
MC68HC11P2 — Rev 1.0
Technical Data
Table of Contents
For More Information On This Product,
Go to: www.freescale.com