16 bit 模数转换器
TM7705
发生以下三种情况时,指令失效,需重新写指令,内部基准才会重新起作用。
a.发生上电复位。
b.复位引脚(引脚 5)有效。
c.至少 32 个串行时钟周期内向串口连续写入逻辑“1”,使串行接口复位。
三十三、TM7705 的使用
时钟和振荡器电路
TM7705 要求外部主时钟输入,这个主时钟输入可以是 MCLK OUT 脚不连接时,加在
MCLK IN 引脚上的一个外部 CMOS 兼容时钟信号,或者,如图 6 所示,在 MCLK IN 和 MCLK
OUT 两个引脚之间连接一个频率合适的晶体或陶瓷谐振器。在此情况下,时钟电路作为振
荡器工作,为 TM7705 提供主时钟信号。主时钟频率 fCLKIN 直接影响输入采样频率、调制器
采样频率、-3dB 频率、输出更新率和校准时间。若主时钟频率降低一半,输入采样频率、
调制器采样频率、-3dB 频率、输出更新率都将低一半,而校准时间将增加一倍。此外,电
源电流也与 fCLKIN 有关,主时钟频率降低一半,数字部分的电源电流将减小一半,但不会影
响通过模拟电路的电流。
在 MCLK IN 和 MCLK OUT 两个引脚之间配置一个晶体或陶瓷谐振器比采用在 MCLK
IN 引脚处引入驱动时钟信号的工作电流大。这是因为片内振荡电路在使用晶体或陶瓷谐振
器的情况下更活跃。因此,在 MCLK IN 引脚处施加一个外部时钟,而将 MCLK OUT 引脚
空出不加负载时,可使 TM7705 达到最小可能的电流值。
振荡器所消耗的额外电流的大小取决于很多因素,连接 MCLK IN 和 MCLK OUT 两个
引脚间的电容器(C1 和 C2)的电容越大,消耗电流越大。注意不能超过晶体或陶瓷谐振
器厂商推荐的电容值,这些值一般在 30pF 至 50pF 范围内。另一个影响因素是晶体的 ESR
值,一般,ESR 值越低,消耗电流越小。
主时钟频率为 2.4576MHz,电源电压为 3V 时,采用晶体或陶瓷谐振器作为振荡电路比
采用外部时钟所需电流大 50μ A;主时钟频率不变,电源电压为 5V 时,前者所需典型电流
值增加 250μ A。在此频率下,晶体/ 陶瓷谐振器的 ESR 值较小,并且不同的晶体和谐振器
之间的差别很小。
当在 1MHz 的时钟频率下工作时,不同的晶体类型对应的 ESR 值差别很大。因此,不
同晶体类型消耗的电流各异。VDD =3V 时,用 ESR 为 700Ω 的晶体/ 陶瓷谐振器比外加时
钟消耗的电流多 20 μ A,VDD =5V 时,多 200 μ A;当使用晶体的 ESR=3000Ω 时,VDD =3V
时和 VDD =5V 时所对应的电流增加值分别为 100 μ A 和 400μ A。
在振荡电路开始振荡之前,它还需要一个启动过程。VDD =5V 时,晶体振荡器的频率为
4.9512 MHz 、 2.4576MHz 和 1MHz 所对应的启动时间分别是 6ms、16 ms 和 20 ms。
VDD 降为 3V 时,相同频率条件下,启动时间缩短 20%。
电源电压为 3V 时,根据 MCLK IN 引脚处的负载电容,可以在晶体或谐振器两端跨接
一个 1MΩ 的电阻,以使启动时间保持在大约 20ms 左右。
TM7705 的主时钟可从 MCLK OUT 引脚引出,加在此引脚的最大推荐负载为一个
CMOS 负载。当用晶体或陶瓷谐振器产生时钟信号时,可能需要把这个时钟作为系统的时
钟源。在这种情况下,建议用 CMOS 缓冲器对 MCLK OUT 信号在加到系统电路之前进行
缓冲。
三十四、系统同步
设置寄存器中的 FSYNC 位允许用户在不影响 TM7705 设置状态的情况下,对调制器和
数字滤波器进行复位。这就让用户能从一个已知时间点开始收集模拟输入的采样,也就是当
©Titan Micro Electronics
www.titanmec.com
-29-