欢迎访问ic37.com |
会员登录 免费注册
发布采购

M12L64322A-7T 参数 Datasheet PDF下载

M12L64322A-7T图片预览
型号: M12L64322A-7T
PDF下载: 下载PDF文件 查看货源
内容描述: 512K ×32位×4银行同步DRAM [512K x 32 Bit x 4 Banks Synchronous DRAM]
分类和应用: 存储内存集成电路光电二极管动态存储器时钟
文件页数/大小: 44 页 / 812 K
品牌: ESMT [ ELITE SEMICONDUCTOR MEMORY TECHNOLOGY INC. ]
 浏览型号M12L64322A-7T的Datasheet PDF文件第2页浏览型号M12L64322A-7T的Datasheet PDF文件第3页浏览型号M12L64322A-7T的Datasheet PDF文件第4页浏览型号M12L64322A-7T的Datasheet PDF文件第5页浏览型号M12L64322A-7T的Datasheet PDF文件第7页浏览型号M12L64322A-7T的Datasheet PDF文件第8页浏览型号M12L64322A-7T的Datasheet PDF文件第9页浏览型号M12L64322A-7T的Datasheet PDF文件第10页  
ESMT
参数
上校地址上校地址的延迟
有效数
输出数据
符号
t
的CCD (分钟)
VERSION
-6
1
2
1
-7
单位
CLK
ea
M12L64322A
3
4
CAS延时= 3
CAS延时= 2
注:1个时钟周期的最小数目是通过分割与时钟周期的时间,然后需要的最短时间来确定
四舍五入到下一个较大整数。
2.最小的延迟才能完成写操作。
3.所有部件,使每一个周期的列地址的变化。
4.如遇行预充电中断,自动预充电和读取突发停止。
AC特性
(交流操作条件,除非另有说明)
参数
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
符号
CLK周期时间
CLK为有效
输出延迟
输出数据
保持时间
CLK高pulsh宽度
CLK低pulsh宽度
输入建立时间
输入保持时间
CLK到输出中低Z
CLK到输出
在高阻
注意:
CAS延时= 3
CAS延时= 2
t
CC
6
8
-6
最大
1000
5.5
6
2
2
2.5
2.5
1.5
1
1
5.5
6
2
2
2.5
2.5
2
1
1
6
6
7
8.6
-7
最大
1000
6
6
ns
1
单位
t
SAC
ns
1,2
t
OH
t
CH
t
CL
t
SS
t
SH
t
SLZ
t
SHZ
ns
ns
ns
ns
ns
ns
ns
2
3
3
3
3
2
1.参数取决于编程CAS延迟。
2.如果时钟上升时间小于1ns的时间更长。 ( TR / 2 - 0.5 ) NS应予以考虑。
3.假设输入的上升和下降时间(tr & TF) = 1ns的。
如果潮流& TF长于1ns的。短暂的时间补偿应该考虑。
即, [ (文+ TF )/ 2 - 1]纳秒应该被添加到该参数。
晶豪科科技有限公司
出版日期:五月。 2004年
修订: 1.7
6/44