ESMT
M12L128324A
Operation temperature condition -40°C~85°C
PIN ARRANGEMENT
Top View
V
DD
1
V S S
8 6
8 5
8 4
8 3
8 2
8 1
8 0
7 9
7 8
7 7
7 6
7 5
7 4
7 3
7 2
7 1
7 0
6 9
6 8
6 7
D Q 0
V D DQ
D Q 1
D Q 2
V S S Q
D Q 3
D Q 4
V D DQ
2
3
4
5
6
7
8
9
1 0
1 1
1 2
1 3
1 4
1 5
1 6
1 7
1 8
1 9
2 0
D Q 15
V S SQ
D Q 14
D Q 13
V D D Q
D Q 12
D Q 11
V S SQ
D Q 10
D Q 9
D Q 5
D Q 6
V S S Q
D Q 7
N C
V D D Q
D Q 8
N C
V
DD
V S S
D Q M0
W E
D Q M 1
N C
C A S
R A S
C S
N C
C LK
C K E
A 9
A 11
21
22
23
24
25
26
27
28
29
3 0
3 1
3 2
3 3
3 4
3 5
3 6
3 7
3 8
3 9
6 6
6 5
6 4
6 3
6 2
6 1
6 0
5 9
5 8
5 7
5 6
5 5
5 4
5 3
5 2
5 1
5 0
4 9
4 8
4 7
4 6
4 5
4 4
A 8
B A 0
B A 1
A 1 0/A P
A 0
A 7
A 6
A 5
A 4
A 1
A 3
A 2
D Q M 3
D Q M2
V S
S
V D
D
N C
D Q 16
V S SQ
N C
D Q 3 1
V D D Q
D Q 3 0
D Q 2 9
V S SQ
D Q 2 8
D Q 2 7
V D D Q
D Q 2 6
D Q 2 5
V S SQ
D Q 2 4
D Q 17
D Q 18
V D D Q
D Q 19
D Q 20
V S SQ
D Q 21
D Q 22
V D D Q
4 0
4 1
D Q 23 4 2
86 P i n T S O P ( II)
4 3
V
D D
V S
S
( 400 m il
x 8 75m i l)
( 0.5 mm P in pi tc h)
90 Ball FBGA
1
2
3
4
5
6
7
8
9
A
B
C
D
E
F
DQ26 DQ24 VSS
DQ28 VDDQ VSSQ
VSSQ DQ27 DQ25
VSSQ DQ29 DQ30
VDDQ DQ31 NC
VSS DQM3 A3
VDD DQ23 DQ21
VDDQ VSSQ DQ19
DQ22 DQ20 VDDQ
DQ17 DQ18 VDDQ
NC DQ16 VSSQ
A2 DQM2 VDD
G
H
J
A4
A7
A5
A8
A6
NC
A9
A10
NC
A0
BA1
CS
A1
A11
CLK CKE
DQM1 NC
BA0
CAS
RAS
DQM0
K
L
NC
WE
VDDQ DQ8 VSS
VSSQ DQ10 DQ9
VSSQ DQ12 DQ14
DQ11 VDDQ VSSQ
DQ13 DQ15 VSS
VDD DQ7 VSSQ
DQ6 DQ5 VDDQ
DQ1 DQ3 VDDQ
VDDQ VSSQ DQ4
VDD DQ0 DQ2
M
N
P
R
Elite Semiconductor Memory Technology Inc.
Publication Date: Feb. 2006
Revision: 1.1 3/49