Epson Research and Development
Page 5
Vancouver Design Center
8.3.2 General IO Pins Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .126
8.3.3 MD Configuration Readback Registers . . . . . . . . . . . . . . . . . . . . . . . .128
8.3.4 Clock Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . .128
8.3.5 Memory Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . . .132
8.3.6 Panel Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . .135
8.3.7 LCD Display Mode Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . .140
8.3.8 CRT/TV Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . . .145
8.3.9 CRT/TV Display Mode Registers . . . . . . . . . . . . . . . . . . . . . . . . . . .150
8.3.10 LCD Ink/Cursor Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
8.3.11 CRT/TV Ink/Cursor Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . .157
8.3.12 BitBlt Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . .161
8.3.13 Look-Up Table Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .169
8.3.14 Power Save Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . .170
8.3.15 Miscellaneous Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .171
8.3.16 Common Display Mode Register . . . . . . . . . . . . . . . . . . . . . . . . . . .172
8.3.17 MediaPlug Register Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . .173
8.3.18 BitBlt Data Registers Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . .177
9
2D BitBlt Engine . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 178
9.1 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 178
9.2 BitBlt Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 178
10 Display Buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 181
10.1 Image Buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .182
10.2 Ink Layer/Hardware Cursor Buffers . . . . . . . . . . . . . . . . . . . . . .182
10.3 Dual Panel Buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 182
11 Display Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 183
11.1 Display Mode Data Format . . . . . . . . . . . . . . . . . . . . . . . . . 183
11.2 Image Manipulation . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
12 Look-Up Table Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 185
12.1 Monochrome Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . 185
12.2 Color Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 186
13 TV Considerations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 188
13.1 NTSC/PAL Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . 188
13.2 Clock Source . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .188
13.3 Filters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 189
13.3.1 Chrominance Filter (REG[05Bh] bit 5) . . . . . . . . . . . . . . . . . . . . . . . .189
13.3.2 Luminance Filter (REG[05Bh] bit 4) . . . . . . . . . . . . . . . . . . . . . . . . .189
13.3.3 Anti-flicker Filter (REG[1FCh] bits [2:1]) . . . . . . . . . . . . . . . . . . . . . .189
13.4 TV Output Levels . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
13.5 TV Image Display and Positioning . . . . . . . . . . . . . . . . . . . . . . 193
Hardware Functional Specification
Issue Date: 01/02/06
S1D13506
X25B-A-001-10