欢迎访问ic37.com |
会员登录 免费注册
发布采购

EBD64UB6ALF-7A 参数 Datasheet PDF下载

EBD64UB6ALF-7A图片预览
型号: EBD64UB6ALF-7A
PDF下载: 下载PDF文件 查看货源
内容描述: [DDR DRAM Module, 8MX64, 0.75ns, CMOS, DIMM-184]
分类和应用: 时钟动态存储器双倍数据速率内存集成电路
文件页数/大小: 16 页 / 147 K
品牌: ELPIDA [ ELPIDA MEMORY ]
 浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第8页浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第9页浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第10页浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第11页浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第13页浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第14页浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第15页浏览型号EBD64UB6ALF-7A的Datasheet PDF文件第16页  
EBD64UB6ALF  
Pin Capacitance (TA = 25°C, VDD, VDDQ = 2.5V 0.2V)  
Parameter  
Symbol  
CI1  
Pins  
max.  
TBD  
TBD  
TBD  
Unit  
pF  
Notes  
Address, /RAS, /CAS, /WE,  
/CS, CKE  
Input capacitance  
Input capacitance  
CI2  
CLK, /CLK  
pF  
Data and DQS input/output  
capacitance  
CO  
DQ, DQS  
pF  
AC Characteristics  
Synchronous Characteristics  
-7A  
-75  
-1A  
max. min.  
Parameter  
Symbol min.  
max. min.  
max.  
12  
Unit  
Note  
Clock cycle time  
CL = 2.5  
tCK  
7.5  
12  
7.5  
12  
12  
10  
10  
ns  
CL = 2  
7.5  
12  
10  
12  
ns  
CLK high-level width  
CLK low-level width  
tCH  
tCL  
tAC  
0.45  
0.45  
–0.75  
0.55  
0.55  
0.75  
0.75  
0.45  
0.45  
–0.75  
–0.75  
0.55 0.45  
0.55 0.45  
0.75 –0.8  
0.75 –0.8  
0.55  
0.55  
0.8  
tCK  
tCK  
ns  
DQ output access time from CLK, /CLK  
DQS output access time from CLK, /CLK  
tDQSCK –0.75  
0.8  
ns  
DQS-DQ skew (for DQS and associated DQ  
signals)  
tDQSQ  
0.5  
0.5  
0.5  
0.6  
0.6  
0.8  
ns  
ns  
ns  
DQS-DQ skew (for DQS and all DQ signals) tDQSQA —  
0.5  
Data out low-impedance time from CLK,  
/CLK  
tLZ  
–0.75  
0.75  
–0.75  
0.75 –0.8  
0.75 –0.8  
Data out high-impedance time from CLK,  
/CLK  
tHZ  
tHP  
–0.75  
0.75  
–0.75  
0.8  
ns  
Half clock period  
Read preamble  
Read postamble  
tCH, tCL  
tCH, tCL  
0.9  
tCH, tCL —  
ns  
tRPRE 0.9  
1.1  
0.6  
1.1  
0.6  
0.9  
0.4  
1.1  
0.6  
tCK  
tCK  
tRPST  
tQH  
0.4  
0.4  
tHP –  
0.75  
DQ/DQS output hold time from DQS  
tHP – 0.75 —  
tHP – 1  
ns  
DQ and DM input setup time  
DQ and DM input hold time  
tDS  
tDH  
0.5  
0.5  
0.5  
0.5  
0.6  
0.6  
ns  
ns  
DQ and DM input pulse width (for each  
input)  
tDIPW  
1.75  
1.75  
2
ns  
Write preamble setup time  
Write preamble  
tWPRES 0  
0
0
ns  
tWPRE 0.25  
tWPST 0.4  
0.25  
0.4  
0.25  
0.4  
tCK  
tCK  
Write postamble  
0.6  
0.6  
0.6  
Write command to first DQS latching  
transition  
tDQSS 0.75  
1.25  
0.75  
1.25 0.75  
1.25  
tCK  
DQS input high pulse width  
tDQSH 0.35  
tDQSL 0.35  
0.35  
0.35  
0.2  
0.2  
0.9  
0.9  
2.2  
1
0.35  
0.35  
0.2  
0.2  
1.1  
1.1  
2.5  
1
tCK  
tCK  
tCK  
tCK  
ns  
DQS input low pulse width  
DQS falling edge to CLK setup time  
DQS falling edge hold time from CLK  
Address and control input setup time  
Address and control input hold time  
Address and control input pulse width  
Internal write to read command delay  
tDSS  
tDSH  
tIS  
0.2  
0.2  
0.9  
0.9  
2.2  
1
tIH  
ns  
tIPW  
tWTR  
ns  
tCK  
Preliminary Data Sheet E0217E10 (Ver. 1.0)  
12  
 复制成功!