欢迎访问ic37.com |
会员登录 免费注册
发布采购

EL5281CS-T7 参数 Datasheet PDF下载

EL5281CS-T7图片预览
型号: EL5281CS-T7
PDF下载: 下载PDF文件 查看货源
内容描述: 双8ns的高速比较器 [Dual 8ns High-Speed Comparator]
分类和应用: 比较器放大器光电二极管
文件页数/大小: 11 页 / 109 K
品牌: ELANTEC [ ELANTEC SEMICONDUCTOR ]
 浏览型号EL5281CS-T7的Datasheet PDF文件第3页浏览型号EL5281CS-T7的Datasheet PDF文件第4页浏览型号EL5281CS-T7的Datasheet PDF文件第5页浏览型号EL5281CS-T7的Datasheet PDF文件第6页浏览型号EL5281CS-T7的Datasheet PDF文件第7页浏览型号EL5281CS-T7的Datasheet PDF文件第9页浏览型号EL5281CS-T7的Datasheet PDF文件第10页浏览型号EL5281CS-T7的Datasheet PDF文件第11页  
EL5281C
EL5281C
双8ns的高速比较器
应用信息
电源和电路布局
该EL5281C比较操作有单,双
电源采用5V至12V V之间
S
+和V
S
- 。在输出
比较器把侧是由一个单一供给
2.7V至5V 。轨到轨输出摆幅使
比较两者的CMOS直接连接和
TTL逻辑电路。如同许多高速设备,
耗材必须很好地绕过。 ELANTEC recom-
门兹一个4.7μF的钽电容并联一个0.1μF
陶瓷。这些应放在尽可能接近到
电源引脚。保留所有导致短,以减少杂散
电容和引线电感。这也将迷你
周围的迈兹不必要的寄生反馈
比较器。该装置应直接焊接到
PC板,而不是使用一个插座。用PC板
有一个良好的,不间断的低电感接地平面。
良好的接地平面施工技术提升台站
相容性的比较。
输入转换率
最高速比较器产生振荡时的电压
一个输入的是接近或等于该电压
由于噪声或不希望的反馈的另一输入端。为
干净的输出波形,输入必须满足一定的MIN-
imum压摆率要求。在一些应用中,它
可能是有用的应用一些积极的反馈( hyster-
的输出端与正输入端之间ESIS ) 。该
滞后有效地使一个比较器的输入端
电压快速移动过去对方,从而占据了
输入了产生振荡的区域。对于
EL5281C ,传播延迟增加,当
输入转换率的增加对低电压过载。
具有高的过驱动电压,传播延迟
不会发生大的变化与输入转换速率。
锁销动态
该EL5281C包含一个“透明”的锁存器为每个
通道。闩锁销被设计成驱动
无论是TTL或CMOS输出。当锁存器所配置
连接至一个逻辑高电平或悬空,
比较器是透明的,并立即响应
的变化在输入端子。当闩锁是
切换到逻辑低电平时,比较器输出
一直锁到它的价值就在锁存器的前高
到低电平的转换。为了保证数据的保留,所述输入
信号必须保持相同的状态,至少1纳秒(保持时间)
后闩锁变低并且至少为2ns (建立时间)
前闩锁变低。当闩锁变高时,
新的数据将出现在大约为6ns输出
(锁存器的传播延迟) 。
输入电压注意事项
该EL5281C输入范围是从0.1V以下规定
V
S
- 以低于V 2.25V
S
+ 。该规则为:将输入
极限是输出仍然正确地响应一个小
差分输入信号。差分输入级是一个
一对PNP晶体管,因此,输入偏置电流
流出的装置。当任一输入信号下降
低于负输入电压限制时,寄生的PN
通过在基片和PNP的基极形成的结
将导通,从而导致输入的显著增加
偏置电流。如果其中的一个输入变为高于正
输入电压范围,则输出将仍保持cor-
矩形的逻辑电平,只要其他输入保持内
输入范围。然而,在传播延迟将
增加。当两个输入都是外部的输入电压
范围内时,输出变为不可预知的。大differ-
无穷区间的电压大于电源电压应
避免,以防止损坏的输入级。输入
未使用的通道不应该被悬空。他们应该
被驱动到一个已知的状态。例如,一个输入能
被捆绑到地,另一输入可连接到
一些电压基准(如± 100mV的),以避免振荡
灰中的输出由于不想要的输出到输入
反馈。
迟滞
磁滞可以由外部加入。下面的两个
方法可用于添加迟滞。
反相比较器迟滞:
V
REF
R
2
R
1
+
V
IN
-
R
3
8