欢迎访问ic37.com |
会员登录 免费注册
发布采购

DS1045-4 参数 Datasheet PDF下载

DS1045-4图片预览
型号: DS1045-4
PDF下载: 下载PDF文件 查看货源
内容描述: 4位双可编程延迟线 [4-Bit Dual Programmable Delay Line]
分类和应用: 延迟线
文件页数/大小: 6 页 / 97 K
品牌: DALLAS [ DALLAS SEMICONDUCTOR ]
 浏览型号DS1045-4的Datasheet PDF文件第1页浏览型号DS1045-4的Datasheet PDF文件第3页浏览型号DS1045-4的Datasheet PDF文件第4页浏览型号DS1045-4的Datasheet PDF文件第5页浏览型号DS1045-4的Datasheet PDF文件第6页  
DS1045
并行编程
在DS1045的并行编程是通过组平行输入A0 - A3和B0 -B3为完成
在图1中的并行输入端A0- A3和B0〜 B3的接受TTL电平显示,并用于设置延迟
分别输出OUTA和OUTB ,价值观。最小的十六个可能的延迟值
9 ns的延迟和的DS1045 -X设备版本的马克西 - 妈妈的延迟可以通过并行来选择
编程输入A0 -A3和B0 -B3 (见表2 , “延迟 - 程控输入”) 。例如,该
DS1045-3输出OUTA或OUTB ,并且可以编程,以产生与16个可能的延迟
9毫微秒(最小值)和54毫微秒(最大)的3ns的增量水平。
对于应用不要求频繁的重新编程,并行输入可以使用固定设置
逻辑电平,如将通过跳线, DIP开关,或TTL电平来生产由计算机产生的
系统。当输入由计算机设置,可以实现并行编程的最大的灵活性
产生的数据。通过使能输入引脚,每个相应的编程输出和观察
输入设置(T
DSE
)和保持时间(T
DHE
)的要求,可以将数据锁存的8位总线。如果使
销,
EA
EB
,不能用来锁存数据,它们应被设置为逻辑电平1中的每个变化后
编程的延迟值,沉降时间(t
EDV
)或(T
PDV
经延迟的输出信号是之前) ,需要
可靠的生产。由于DS1045是一款CMOS设计,不确定的输入引脚应连接到
明确定义的逻辑电平,而不是悬空。
零件编号表格
表1
产品型号
DS1045-3
DS1045-4
DS1045-5
步骤零延迟
9
±=1
ns
9
±=1
ns
9
±=1
ns
最大延迟时间
54纳秒
69纳秒
84纳秒
最大延迟
公差
±2.5
ns
±3.3
ns
±4.1
ns
注意:
额外的延迟时间的步骤都可以从Dallas Semiconductor的特殊命令。向厂家咨询
可用性。
框图
图1
2 6