欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY8C27243-24PVXI 参数 Datasheet PDF下载

CY8C27243-24PVXI图片预览
型号: CY8C27243-24PVXI
PDF下载: 下载PDF文件 查看货源
内容描述: 的PSoC可编程系统级芯片 [PSoC Programmable System-on-Chip]
分类和应用:
文件页数/大小: 53 页 / 1531 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY8C27243-24PVXI的Datasheet PDF文件第4页浏览型号CY8C27243-24PVXI的Datasheet PDF文件第5页浏览型号CY8C27243-24PVXI的Datasheet PDF文件第6页浏览型号CY8C27243-24PVXI的Datasheet PDF文件第7页浏览型号CY8C27243-24PVXI的Datasheet PDF文件第9页浏览型号CY8C27243-24PVXI的Datasheet PDF文件第10页浏览型号CY8C27243-24PVXI的Datasheet PDF文件第11页浏览型号CY8C27243-24PVXI的Datasheet PDF文件第12页  
CY8C27143 , CY8C27243
CY8C27443 , CY8C27543 , CY8C27643
引脚配置
在CY8C27x43 PSoC器件是在各种列出并在下面的表格示出封装形式。每个端口
引脚(标有“P ”)是作为数字IO 。但是,Vss , Vdd的,SMP和XRES不能用作数字IO 。
8引脚器件的引脚
表3.引脚定义 - 8引脚PDIP
1
2
3
4
5
6
7
8
IO
IO
IO
动力
IO
IO
TYPE
数字
IO
IO
IO
动力
类似物
IO
IO
名字
P0[5]
P0[3]
P1[1]
VSS
P1[0]
P0[2]
P0[4]
VDD
描述
模拟列多路复用器输入和列输出。
模拟列多路复用器输入和列输出。
晶振输入( XTALIN ) , I2C串行时钟( SCL ) ,
ISSP - SCLK * 。
接地连接。
晶体输出( XTALOUT ) , I2C串行数据( SDA ) ,
ISSP - SDATA * 。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入和列输出。
电源电压。
图3. CY8C27143 8引脚PSoC器件
A, IO , P0 [ 5 ]
A, IO , P0 [ 3 ]
I2CSCL , XTALIN , P1 [ 1 ]
VSS
1
8
2
PDIP
7
3
6
4
5
VDD
P0 [ 4 ],A , IO
P0 [ 2 ],A , IO
P1[0],XTALout,I2CSDA
图例:
A =模拟, I =输入和O =输出。
*这些是ISSP引脚,这是不高阻抗在POR (上电复位) 。见
的PSoC可编程系统级芯片技术参考
手册
了解详细信息。
20引脚引脚部分
表4.引脚定义 - 20引脚SSOP , SOIC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
IO
IO
IO
IO
动力
IO
IO
IO
IO
输入
I
IO
IO
I
IO
IO
IO
IO
动力
TYPE
数字
IO
IO
IO
IO
动力
类似物
I
IO
IO
I
名字
P0[7]
P0[5]
P0[3]
P0[1]
SMP
P1[7]
P1[5]
P1[3]
P1[1]
VSS
P1[0]
P1[2]
P1[4]
P1[6]
XRES
P0[0]
P0[2]
P0[4]
P0[6]
VDD
描述
模拟列多路复用器输入。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入。
开关模式泵( SMP)连接至外部
所需的组件。
I2C串行时钟( SCL ) 。
I2C串行数据( SDA ) 。
晶振输入( XTALIN ) , I2C串行时钟( SCL ) ,
ISSP - SCLK * 。
接地连接。
晶体输出( XTALOUT ) , I2C串行数据( SDA ) ,
ISSP - SDATA * 。
可选的外部时钟输入( EXTCLK ) 。
有效的外部复位带内部上拉下来。
模拟列多路复用器输入。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入。
电源电压。
图4. CY8C27243 20引脚PSoC器件
A,I , P0 [ 7 ]
A, IO , P0 [ 5 ]
A, IO , P0 [ 3 ]
A,I , P0 [ 1 ]
SMP
I2CSCL,P1[7]
I2CSDA中,P1 [5]
P1[3]
I2CSCL , XTALIN , P1 [ 1 ]
VSS
1
2
3
4
5
6
7
8
9
10
SSOP
SOIC
20
19
18
17
16
15
14
13
12
11
VDD
P0 [6] , A,I
P0 [ 4 ],A , IO
P0 [ 2 ],A , IO
P0 [ 0] , A,I
XRES
P1[6]
P1[4],EXTCLK
P1[2]
P1[0],XTALout,I2CSDA
图例:
A =模拟, I =输入和O =输出。
*这些是ISSP引脚,这是不高阻抗在POR (上电复位) 。见
的PSoC可编程系统级芯片技术参考手册
了解详细信息。
文件编号: 38-12012牧师* M
53第8页