欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY8C29866-24AXI 参数 Datasheet PDF下载

CY8C29866-24AXI图片预览
型号: CY8C29866-24AXI
PDF下载: 下载PDF文件 查看货源
内容描述: 的PSoC ™混合信号阵列 [PSoC㈢ Mixed-Signal Array]
分类和应用:
文件页数/大小: 48 页 / 656 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY8C29866-24AXI的Datasheet PDF文件第5页浏览型号CY8C29866-24AXI的Datasheet PDF文件第6页浏览型号CY8C29866-24AXI的Datasheet PDF文件第7页浏览型号CY8C29866-24AXI的Datasheet PDF文件第8页浏览型号CY8C29866-24AXI的Datasheet PDF文件第10页浏览型号CY8C29866-24AXI的Datasheet PDF文件第11页浏览型号CY8C29866-24AXI的Datasheet PDF文件第12页浏览型号CY8C29866-24AXI的Datasheet PDF文件第13页  
CY8C29x66最终数据手册
1.引脚信息
1.1.2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
44引脚器件的引脚
TYPE
表1-2。 44引脚器件的引脚( TQFP )
数字
IO
IO
IO
IO
IO
IO
IO
动力
IO
IO
IO
IO
IO
IO
IO
IO
动力
IO
IO
IO
IO
IO
IO
IO
IO
输入
IO
IO
IO
IO
IO
IO
IO
IO
IO
IO
IO
IO
动力
IO
IO
IO
IO
IO
I
IO
IO
I
类似物
I
I
名字
P2[5]
P2[3]
P2[1]
P4[7]
P4[5]
P4[3]
P4[1]
SMP
P3[7]
P3[5]
P3[3]
P3[1]
P1[7]
P1[5]
P1[3]
P1[1]
VSS
P1[0]
P1[2]
P1[4]
P1[6]
P3[0]
P3[2]
P3[4]
P3[6]
XRES
P4[0]
P4[2]
P4[4]
P4[6]
P2[0]
P2[2]
P2[4]
P2[6]
P0[0]
P0[2]
P0[4]
P0[6]
VDD
P0[7]
P0[5]
P0[3]
P0[1]
P2[7]
描述
直接开关电容模块输入。
直接开关电容模块输入。
CY8C29566 44引脚PSoC器件
P0 [6] , A,I
P0 [ 4 ],A , IO
P0 [ 2 ],A , IO
P0 [ 0] , A,I
P2[6],ExternalVREF
33
32
31
30
29
28
27
26
25
24
23
P2 [4],外部AGND
P2 [2] , A,I
P2 [ 0] , A,I
P4[6]
P4[4]
P4[2]
P4[0]
XRES
P3[6]
P3[4]
P3[2]
开关模式泵( SMP)连接至
所需的外部元件。
I2C串行时钟( SCL ) 。
I2C串行数据( SDA ) 。
水晶( XTALIN ) , I2C串行时钟( SCL ) ,
ISSP - SCLK * 。
接地连接。
水晶( XTALOUT ) , I2C串行数据( SDA ) ,
ISSP - SDATA * 。
可选的外部时钟输入( EXTCLK ) 。
有效的外部复位与内部上拉
下来。
I
I
I
IO
IO
I
直接开关电容模块输入。
直接开关电容模块输入。
外部模拟地( AGND ) 。
外部参考电压( VREF) 。
模拟列多路复用器输入。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入。
电源电压。
模拟列多路复用器输入。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入。
图例:
A =模拟, I =输入和O =输出。
*这些是ISSP引脚,这是不高阻抗在POR (上电复位) 。见
PSoC混合信号阵列技术参考手册
了解详细信息。
2007年2月15日
文件编号38-12013牧师* H
P3[1]
I2CSCL中,P1 [7]
I2C SDA中,P1 [5]
P1[3]
I2CSCL,XTALin,P1[1]
VSS
I2CSDA,XTALout,P1[0]
P1[2]
EXTCLK,P1[4]
P1[6]
P3[0]
12
13
14
15
16
17
18
19
20
21
22
P2[5]
A,I ,P [ 3 ]
A,I ,P [ 1 ]
P4[7]
P4[5]
P4[3]
P4[1]
SMP
P3[7]
P3[5]
P3[3]
1
2
3
4
5
6
7
8
9
10
11
44
43
42
41
40
39
38
37
36
35
34
P2[7]
P0 [1] , A,I
P0 [ 3 ],A , IO
P0 [ 5 ],A , IO
P0 [7] , A,I
VDD
TQFP
9