欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C130-55PC 参数 Datasheet PDF下载

CY7C130-55PC图片预览
型号: CY7C130-55PC
PDF下载: 下载PDF文件 查看货源
内容描述: 1K ×8双端口静态RAM [1K x 8 Dual-Port Static Ram]
分类和应用:
文件页数/大小: 17 页 / 204 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C130-55PC的Datasheet PDF文件第2页浏览型号CY7C130-55PC的Datasheet PDF文件第3页浏览型号CY7C130-55PC的Datasheet PDF文件第4页浏览型号CY7C130-55PC的Datasheet PDF文件第5页浏览型号CY7C130-55PC的Datasheet PDF文件第6页浏览型号CY7C130-55PC的Datasheet PDF文件第7页浏览型号CY7C130-55PC的Datasheet PDF文件第8页浏览型号CY7C130-55PC的Datasheet PDF文件第9页  
1CY 7C14 0
传真号: 5200
CY7C130/CY7C131
CY7C140/CY7C141
1K ×8双端口静态RAM
特点
•真正的双端口存储器单元允许simulta-
neous读取相同的内存位置
• 1K ×8的组织
• 0.65微米CMOS工艺,以获得最佳速度/功耗
•高速访问: 15纳秒
•低工作功耗:我
CC
= 90毫安(最大)
•完全异步操作
•自动断电
•主CY7C130 / CY7C131轻松扩展数据总线
利用从属CY7C140 / CY7C141宽度为16位或更多位
•对CY7C130 / CY7C131 BUSY输出标志; BUSY输入
在CY7C140 / CY7C141
• INT标志的端口到端口的通信
•提供48引脚DIP ( CY7C130 / 140 ) , 52引脚PLCC和
52引脚TQFP
•引脚兼容和功能上等同于
IDT7130/IDT7140
功能说明
该CY7C130 / CY7C131 / CY7C140和CY7C141是
高速CMOS 1K ×8双端口静态RAM 。两个端口
而设置允许独立访问的任何位置中
内存。该CY7C130 / CY7C131可以用作任一
独立的8位双口静态RAM或作为主双端口
的RAM中与CY7C140 / CY7C141从属一起笃
需要16位或更高的人字端口器件的系统
宽度。它是解决应用程序设置要求共享或
缓冲的数据,如高速缓冲存储器的DSP ,位片,或
多处理器设计。
每个端口都有独立的控制引脚;片选( CE ) ,
写使能( R / W) ,并输出使能(OE ) 。两个标志
提供每个端口, BUSY和INT上。 BUSY信号的
端口正试图访问相同的位置,目前正在AC-
通过另一端口cessed 。 INT是中断标志,指示
数据已被放置在一个独特的位置( 3FF为左端口
和3FE为正确的端口) 。自动断电功能
由芯片独立地控制每一个端口上启用
( CE)引脚。
该CY7C130和CY7C140是48引脚DIP 。该
CY7C131和CY7C141提供52引脚PLCC和
PQFP 。
逻辑框图
读/写
L
CE
L
OE
L
读/写
R
CE
R
OE
R
销刀豆网络gurations
DIP
顶视图
CE
L
读/写
L
L
INT
L
OE
L
A
0L
A
1L
A
2L
A
3L
A
4L
A
5L
A
6L
A
7L
A
8L
A
9L
I / O
0L
I / O
1L
I / O
2L
I / O
3L
I / O
4L
I / O
5L
I / O
6L
I / O
7L
GND
48
1
47
2
46
3
45
4
44
5
43
6
42
7
41
8
40
9
39
10
38
11
12 7C130 37
13 7C140 36
14
35
15
34
16
33
17
32
18
31
30
19
20
29
28
21
22
27
23
26
24
25
V
CC
CE
R
读/写
R
R
INT
R
OE
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
5R
A
6R
A
7R
A
8R
A
9R
I / O
7R
I / O
6R
I / O
5R
I / O
4R
I / O
3R
I / O
2R
I / O
1R
I / O
0R
C130-2
I / O
7L
I / O
0L
[1]
L
A
9L
A
0L
I / O
控制
I / O
控制
I / O
7R
I / O
0R
R
地址
解码器
内存
ARRAY
地址
解码器
A
9R
A
0R
CE
L
OE
L
读/写
L
仲裁
逻辑
( 7C130 / 7C131 ONLY)
中断逻辑
CE
R
OE
R
读/写
R
INT
R
[2]
INT
L
[2]
C130-1
注意事项:
1. CY7C130 / CY7C131 (硕士) : BUSY为开漏输出,需要上拉电阻
CY7C140 / CY7C141 (从) : BUSY输入。
2.开漏输出:需要上拉电阻
s
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134 •
408-943-2600
1989年5月 - 修订1997年3月27日