欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C09449PV-AC 参数 Datasheet PDF下载

CY7C09449PV-AC图片预览
型号: CY7C09449PV-AC
PDF下载: 下载PDF文件 查看货源
内容描述: 128 KB的双端口SRAM与PCI总线控制器( PCI - DP ) [128 Kb Dual-Port SRAM with PCI Bus Controller (PCI-DP)]
分类和应用: 总线控制器静态存储器PC
文件页数/大小: 50 页 / 906 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C09449PV-AC的Datasheet PDF文件第2页浏览型号CY7C09449PV-AC的Datasheet PDF文件第3页浏览型号CY7C09449PV-AC的Datasheet PDF文件第4页浏览型号CY7C09449PV-AC的Datasheet PDF文件第5页浏览型号CY7C09449PV-AC的Datasheet PDF文件第7页浏览型号CY7C09449PV-AC的Datasheet PDF文件第8页浏览型号CY7C09449PV-AC的Datasheet PDF文件第9页浏览型号CY7C09449PV-AC的Datasheet PDF文件第10页  
CY7C09449PV-AC
PCI总线信号
(续)
信号名称
REQ
GNT
PERR
SERR
INTA
TYPE
T / S
T / S
S / T / S
Ø / D
Ø / D
描述
请求:
这个信号表示总线仲裁器,该装置希望使用总线。它是一个点 -
以点信号RST时不宣称被驱动。
格兰特:
这点对点信号指示该总线已被授予给请求者。它的驱动
只要RST没有断言和RST的断言中被忽略。
奇偶校验错误:
该信号表示已发生奇偶错误。它是由目标或主驱动
即数据的处的PAR信号变为有效后的时钟的接收器。
系统错误:此
开漏输出信号由任何一个地址时检测奇校验装置驱动
阶段。
中断:
此信号被置位时,需要将CY7C09449PV设备的中断服务。
在INTA引脚是共用的PCI总线信号,并且利用一个漏极开路元件,以允许线或。
本地总线接口信号
信号名称
ADR [14: 2]
BE [3:0 ]
TYPE
in
in
描述
地址:
这些信号识别本地存储器位置。当本地处理器输出
复用地址和数据,这些线必须连接到两个DQ [14: 2]和ADR [14: 2] 。
字节使能:
字节使能输入,识别涉及的访问特定的字节。引脚
可以被配置为字节通道使能,直接,或用作大小和编码的字节通道使
在接口一定Motorola处理器;看到高清的本地总线段。
数据:
设置在这些双向管脚CY7C09449PV数据输入和输出。该总线
在上电期间,并主动复位( RST )保持在高阻抗,只有在读驱动器
交易。
片选:
这个信号必须置为任意访问的全部持续时间。极性亲
可编程;默认为低电平有效。
地址锁存使能:
设置在ADR的本地地址[14: 2]被锁存,后缘
(从有效到无效)这个信号。极性是可编程的;默认为高电平有效。
地址选通:
该信号的断言开始的存储器访问和表示有效
地址已通过ALE或锁存引脚被设置(如果未使用ALE和绑
活性) 。被提供的地址上的ADR [14: 2 ]引脚(在非复用模式下) ,或者在
DQ [14 : 2 ] (在复用模式下) 。外的地址阶段中,频闪的电平是不
care.The极性是可编程的;默认为低电平有效。
读写信号:
这些信号控制数据的传送,并从局部数据总线。
写入和读取采样中的地址相,是余下的时间里不关心
总线事务。这些信号的极性和功能是可编程的,从而它们可以
接口到支持WR / RD或WR / RD ,以及单独的RD / RD和WR / WR处理器
信号。
突发最后:
该信号表示一个脉冲串传输的末端。这个信号有两种模式。它可以是
该脉冲串期间活性和变为无效时,突发结束,也可以去活性的最后一个数据时
突发的阶段。极性是可编程的;默认为低电平有效。
准备在:
这些信号的断言表示本地处理器准备完成
当前的数据事务。
准备出:
当该信号被认定,表明CY7C09449PV准备完成
当前的访问。极性是可编程的;默认为低电平有效。该信号也
可编程三态时处于非活动状态;默认是三态时无效。
DQ [31:0 ]
T / S
SELECT
ALE
频闪
in
in
in
in
BLAST
in
RDY_IN
RDY_IN
RDY_OUT
in
OUT
or
T / S
文件编号: 38-06061修订版**
第50 6