CY7C024AV/025AV/026AV
CY7C0241AV/0251AV/036AV
3.3V 4K / 8K / 16K X 16/18双端口静态RAM
特点
•真正的双端口存储器单元允许
相同的存储器位置的同时访问
• 4/8 / 16K × 16的组织( CY7C024AV / 025AV / 026AV )
• 4 / 8K × 18组织( CY7C0241AV / 0251AV )
• 16K × 18的组织( CY7C036AV )
• 0.35微米CMOS工艺,以获得最佳速度/功耗
•高速访问: 20和25纳秒
•低功耗运行
- 活动:我
CC
= 115 mA(典型值)
- 待机:我
SB3
= 10
μA
(典型值)
•完全异步操作
•自动断电
•可扩展数据总线32/36位以上使用
使用多个时,主/从芯片选择
设备
•片上仲裁逻辑
•包括信号灯,允许软件握手
端口之间
• INT标志的端口到端口的通信
•独立的高字节和低字节控制
•引脚选择主机或从机
•商业和工业温度范围
•提供100引脚无铅(Pb ) - 免费TQFP和100引脚
TQFP
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
CE
L
LB
L
OE
L
8/9
8/9
8/9
CE
R
LB
R
OE
R
[1]
[1]
I / O
8/9L
-I / O
15/17L
[2]
I / O
0L
-I / O
7/8L
I / O
控制
I / O
控制
8/9
I / O
8/9L
-I / O
15/17R
[2]
I / O
0L
-I / O
7/8R
A
0L
–A
11/1213L
[3]
12/13/14
地址
解码
12/13/14
真正的双端口
RAM阵列
地址
解码
12/13/14
12/13/14
A
0R
–A
11/12/13R
[3]
[3]
[3]
A
0L
–A
11/12/13L
CE
L
OE
L
读/写
L
SEM
L
[4]
忙
L
INT
L
UB
L
LB
L
注意事项:
1. I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备。
2. I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备。
3. A
0
–A
11
对于4K设备;一
0
–A
12
为8K器件;一
0
–A
13
为16K器件。
4. BUSY是在主模式下的输出和输入从机模式。
打断
SEMAPHORE
仲裁
A
0R
–A
11/12/13R
CE
R
OE
R
读/写
R
SEM
R
[4]
M / S
忙
R
INT
R
UB
R
LB
R
赛普拉斯半导体公司
文件编号: 38-06052牧师* H
•
3901北一街
•
圣荷西
,
CA 95134
•
408-943-2600
修订后的2005年6月15日