欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B994V-5AC 参数 Datasheet PDF下载

CY7B994V-5AC图片预览
型号: CY7B994V-5AC
PDF下载: 下载PDF文件 查看货源
内容描述: 高速多相位锁相环时钟缓冲器 [High-speed Multi-phase PLL Clock Buffer]
分类和应用: 时钟
文件页数/大小: 15 页 / 392 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B994V-5AC的Datasheet PDF文件第2页浏览型号CY7B994V-5AC的Datasheet PDF文件第3页浏览型号CY7B994V-5AC的Datasheet PDF文件第4页浏览型号CY7B994V-5AC的Datasheet PDF文件第5页浏览型号CY7B994V-5AC的Datasheet PDF文件第7页浏览型号CY7B994V-5AC的Datasheet PDF文件第8页浏览型号CY7B994V-5AC的Datasheet PDF文件第9页浏览型号CY7B994V-5AC的Datasheet PDF文件第10页  
RoboClock
CY7B993V
CY7B994V
U
t
0
– 6t
U
t
0
– 5t
U
t
0
– 4t
U
t
0
– 3t
U
t
0
– 2t
U
t
0
– 8t
U
t
0
– 7t
U
t
0
– 1t
U
U
U
U
U
U
U
t
0
+7t
FBInput
REFInput
1F[1:0]
2F[1:0]
(不适用)
(不适用)
(不适用)
LL
LM
LH
ML
MM
MH
HL
HM
HH
(不适用)
(不适用)
(不适用)
3F[1:0]
4F[1:0]
LL
LM
LH
(不适用)
(不适用)
(不适用)
(不适用)
MM
(不适用)
(不适用)
(不适用)
(不适用)
HL
HM
HH
–8t
U
–7t
U
–6t
U
–4t
U
–3t
U
–2t
U
–1t
U
0t
U
+1t
U
+2t
U
+3t
U
+4t
U
+6t
U
+7t
U
+8t
U
图1.典型的输出与FB连接到一个零偏移输出
[4]
输出禁用描述
反馈鸿沟和阶段选择矩阵行有两个
输出,并且每个4分频和相位选择矩阵
银行有四个输出。每家银行的输出可以是
单独放到一个HOLD -OFF或高阻抗状态。
该OUTPUT_MODE和DIS的组合[1: 4] / FBDIS
投入决定了每家银行的时钟输出“的状态。当
该DIS [1: 4] / FBDIS为低电平时,对应的输出
银行将被启用。当该DIS [1: 4] / FBDIS为高电平时,
对于该组的输出将被禁用,以高阻抗
( HI -Z )或HOLD -OFF状态取决于OUTPUT_MODE
输入。
表5
定义了禁用输出功能。
在保持关闭状态,意在省电功能。
输出银行被禁止在保持关闭状态的
最多6输出的时钟周期从该时刻时
禁止输入( DIS [1 : 4 ] / FBDIS )为高。如果禁用该
注意:
4. FB连接到选择为“零”歪斜(即FBF0 = MID或者XF [1:0 ] = MID)的一个输出。
HOLD -OFF状态下,非反相输出驱动至逻辑
低的状态在其下降沿。反相输出被驱动到
在其上升沿逻辑高电平状态。这确保了输出
时钟停止无毛刺。当输出银行
禁止以Hi-Z状态,输出相应的银行会
HI -Z马上。
表5. DIS [ 1 : 4 ] / FBDIS引脚功能
Output_Mode
HIGH / LOW
MID
DIS [1: 4] / FBDIS
X
输出模式
启用
高阻
HOLD -OFF
工厂测试
文件编号: 38-07127牧师* ˚F
第15 6
t
0
+8t
t
0
+1t
t
0
+2t
t
0
+3t
t
0
+4t
t
0
+5t
t
0
+6t
t
0
U