欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B991-2JC 参数 Datasheet PDF下载

CY7B991-2JC图片预览
型号: CY7B991-2JC
PDF下载: 下载PDF文件 查看货源
内容描述: 可编程偏移时钟缓冲器 [Programmable Skew Clock Buffer]
分类和应用: 时钟驱动器逻辑集成电路信息通信管理
文件页数/大小: 15 页 / 290 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B991-2JC的Datasheet PDF文件第1页浏览型号CY7B991-2JC的Datasheet PDF文件第3页浏览型号CY7B991-2JC的Datasheet PDF文件第4页浏览型号CY7B991-2JC的Datasheet PDF文件第5页浏览型号CY7B991-2JC的Datasheet PDF文件第6页浏览型号CY7B991-2JC的Datasheet PDF文件第7页浏览型号CY7B991-2JC的Datasheet PDF文件第8页浏览型号CY7B991-2JC的Datasheet PDF文件第9页  
CY7B991
CY7B992
引脚德网络nitions
信号
名字
REF
FB
FS
1F0, 1F1
2F0, 2F1
3F0, 3F1
4F0, 4F1
TEST
1Q0, 1Q1
2Q0, 2Q1
3Q0, 3Q1
4Q0, 4Q1
V
CCN
V
CCQ
GND
I / O
I
I
I
I
I
I
I
I
O
O
O
O
PWR
PWR
PWR
描述
参考频率输入。这个输入供给的频率和定时对抗所有功能
变化被测量。
PLL反馈输入(通常连接到八个输出中的一个) 。
三电平频率范围选择。看
表1中。
三级功能选择输入,输出对1 ( 1Q0 , 1Q1 ) 。看
表2中。
三级功能选择输入,输出对2 ( 2Q0 , 2Q1 ) 。看
表2中。
三级功能选择输入,输出对3 ( 3Q0 , 3Q1 ) 。看
表2中。
三级功能选择输入,输出对4 ( 4Q0 , 4Q1 ) 。看
表2中。
三电平选择。看到在程序框图描述测试模式部分。
输出对1.见
表2中。
输出对二见
表2中。
输出对3见
表2中。
输出对四见
表2中。
电源的输出驱动器。
电源为内部电路。
地面上。
( XF0 , XF1 )输入。
表2
下面显示了九种可能输出
放功能,用于每个部分的由函数确定
选择输入。所有时间都被测量相对于在REF
输入假设连接到FB输入输出有
0t
U
选择。
表2.可编程偏移配置
[1]
功能选择
1F1, 2F1,
3F1, 4F1
MID
MID
MID
近似
频率(MHz) 。在
其中T
U
= 1.0纳秒
22.7
38.5
62.5
1F0, 2F0,
3F0, 4F0
MID
MID
MID
输出功能
1Q0, 1Q1,
2Q0, 2Q1
–4t
U
–3t
U
–2t
U
–1t
U
0t
U
+1t
U
+2t
U
+3t
U
+4t
U
3Q0, 3Q1
–6t
U
–4t
U
–2t
U
0t
U
+2t
U
+4t
U
+6t
U
除以4
4Q0, 4Q1
–6t
U
–4t
U
–2t
U
0t
U
+2t
U
+4t
U
+6t
U
框图描述
相位频率检测器和过滤器
这两个块接受来自基准频率输入
( REF)输入和反馈( FB)的输入,并生成校正
和灰信息来控制电压CON-的频率
受控振荡器( VCO) 。这些块,随着VCO,
形成一个锁相环(PLL),用于跟踪输入
REF信号。
VCO和时间组发电机
该VCO接受来自PLL滤波器的模拟控制输入
块,并生成所使用的时间单位的频率
生成器来创建将在选定的离散的时间单元
歪斜选择矩阵。 VCO的工作范围是DE-
由FS控制引脚termined 。时间单位(叔
U
)被确定
通过该装置的操作频率和电平
如图FS的销
表1中。
表1.频率范围选择和T
U
计算
[1]
f
(兆赫)
FS
[2, 3]
分钟。马克斯。
MID
15
25
40
30
50
80
1
t
U
=
-----------------------
-
f
×
N
除以2除以2
其中,N =
44
26
16
歪斜选择矩阵
歪斜选择矩阵是由四个独立的仲
系统蒸发散。每节有两个低偏移,高扇出驱动程序
( xQ0 , XQ1 )和两个相应的三级功能选择
注意事项:
1.对于所有的三态输入端,高电平表示为V连接
CC
指示GND的连接,以及MID表示打开的连接。
内部端接电路包含一个未连接的输入V
CC
/2.
2.电平要在FS是由“正常”的操作来确定设定频
昆西(F
)中的V
CO
和时间组发电机(见逻辑块
图)。额定频率(f
)总是出现在1Q0和
当他们在他们的不可分割的模式运营的其他输出(见
表2)。
出现在REF和FB的输入的频率为f
当连接到FB输出守不住。在REF的频率
和FB输入为f
/ 2或f
/ 4时,所述部分被配置为一个
倍频通过使用分频输出作为FB输入。
3.当FS引脚选择HIGH ,REF输入不能转换
在上电时直至V
CC
已达到4.3V 。
文件编号: 38-07138牧师**
分页: 15 2