欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B951-SC 参数 Datasheet PDF下载

CY7B951-SC图片预览
型号: CY7B951-SC
PDF下载: 下载PDF文件 查看货源
内容描述: 局域网ATM收发器 [Local Area Network ATM Transceiver]
分类和应用: 异步传输模式局域网ATM
文件页数/大小: 10 页 / 378 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B951-SC的Datasheet PDF文件第1页浏览型号CY7B951-SC的Datasheet PDF文件第3页浏览型号CY7B951-SC的Datasheet PDF文件第4页浏览型号CY7B951-SC的Datasheet PDF文件第5页浏览型号CY7B951-SC的Datasheet PDF文件第6页浏览型号CY7B951-SC的Datasheet PDF文件第7页浏览型号CY7B951-SC的Datasheet PDF文件第8页浏览型号CY7B951-SC的Datasheet PDF文件第9页  
CY7B951
引脚说明
名字
RIN-
I / O
描述
差分输入接收输入。这条线接收端口连接的接收差分串行输入数据流的
内部接收PLL 。该PLL将恢复嵌入式时钟( RCLK ± )和数据( RSER ± ) Infor公司
息为根据MODE引脚的状态两个数据的国家之一。这些输入可接收
非常低的振幅的信号,并且与所有的PECL电平信号兼容。如果RIN ±输入为
不使用时, RIN +连接到V
CC
和RIN-到V
SS
.
ECL输出
接收输出。这些ECL 100K输出( + 5V引用)代表的缓冲版本
输入数据流(RIN ±) 。这个输出对可用于接收输入数据的均衡在铜
基础的系统,减少数据相关抖动的系统影响。所有PECL输出可以是
断电了两个输出连接到V
CC
或离开他们俩无关。
恢复串行数据。这些ECL 100K输出(+ 5V参考)所代表的已恢复数据
从输入数据流(RIN ±) 。此恢复的数据与再生时钟对准( RCLK ±)
以采样窗口与大多数数据处理设备兼容。
恢复时钟。这些ECL 100K输出(+ 5V参考)表示从所恢复的时钟
输入数据流(RIN ±) 。此恢复的时钟被用于采样恢复的数据( RSER ±)
并定时与大多数数据处理设备兼容。如果RSER ±和RCLK ±既
被连接到V
CC
或悬空,整个接收PLL将被关闭。
载波检测。此输入控制接收PLL的恢复功能,并且可以通过驱动
载波检测输出光模块或外部转换检测电路。当
该输入是在一个ECL高电平时,输入数据流(RIN ±)通常是由接收回收
PLL 。当此输入为一个ECL低,接收PLL不再对齐到RIN ± ,而是
对齐所述REFCLK⋅8频率。此外,链路故障指示器( LFI )将会变为低电平,而
回收的数据输出( RSER )将无论保持的信号电平低的接收数据
流输入( RIN ) 。当CD输入为一个TTL低电平时,转换内部检测电路
被禁用。
链路故障指示器。该输出表示输入数据流(RIN ±)的状态。它被控制
由三个功能:载波检测( CD )输入,内部状态监视,以及超出
锁( OOL )检测器。状态监视判断RIN ±含有足够的过渡是
准确地恢复由接收PLL 。在失锁检测确定RIN ±距离
频率范围内接收PLL的。当CD为高和RIN ±具有足够的转换,是
所述接收PLL的频率范围内时, LFI输出将是高电平。如果光盘是在一种ECL低
或RIN ±不包含足够的转换或RIN ±之外的接收频率范围
PLL那么LFI输出为低电平。如果光盘是在TTL低电平时,输出LFI只会过渡
低电平时的RIN ±的频率是接收PLL的范围之外。
ROUT-
RSER-
ECL输出
RCLK “
ECL输出
CD
TTL / ECL在
LFI
TTL OUT
TSER-
差在发送串行数据。这条线接收端口连接的传输差分串行输入数据流
到TOUT发送缓冲区。根据LOOP引脚的状态下,该输入端口也可以是
设置供给串行输入数据流的接收PLL 。这些输入可接收非常低
振幅的信号,并且与所有的PECL电平信号兼容。如果TSER ±输入不是
正在使用, TSER +连接到V
CC
和TSER-到V
SS
.
ECL输出
发送输出。这些ECL 100K输出( + 5V引用)代表的缓冲版本
传输数据流( TSER ±) 。这个传输路径用来取微弱输入信号和rebuffer
他们能够驱动低阻抗的铜介质。
参考时钟。这个输入是时钟和数据恢复的时钟频率的参考接收
PLL 。 REFCLK内部乘以8 ,并设置大致中心的频率为
内部接收PLL跟踪输入的比特流。此输入还乘以8由
倍频器发射PLL产生的比特率传输时钟( TCLK ± ) 。 REFCLK可
连接到任何一个差分PECL或单端TTL频率源。当任
REFCLK +或REFCLK-是在一个TTL低,相反的REFCLK信号变为TTL电平输入。
传输时钟。这些ECL 100K输出( + 5V引用)提供的比特率频率源
对于外部发送的数据处理装置。这个输出是由发送PLL合成和
是由8乘以REFCLK频率产生的。当此输出被关闭,则整个
发送PLL掉电。所有PECL输出可以通过连接两个输出断电
到V
CC
或离开他们俩无关。
TOUT-
REFCLK-
差异/ TTL在
TCLK-
ECL输出
文件编号: 38-02010修订版**
第10 2