的MoBL
®
CY62128E
1兆位( 128K ×8)静态RAM
特点
■
■
功能说明
该CY62128E
是一种高性能的CMOS静态RAM
由8位, 128K字。该设备的特点
先进的电路设计,提供超低工作电流。这
非常适合提供更多的电池Life (的MoBL
®
)便携式
应用,如蜂窝电话。该器件还具有一个
自动断电功能,可显著降低功耗
消费时地址不切换。配售
器件进入待机模式,以更降低了功耗
比时取消99% ( CE
1
高或CE
2
低) 。该
8输入和输出引脚(IO
0
通过IO
7
)被放置在一个高
当取消选择器件阻抗状态( CE
1
高或
CE
2
LOW )时,输出被禁用( OE高) ,还是写
操作过程中( CE
1
LOW和CE
2
HIGH和LOW WE )
写入装置,以芯片启用( CE
1
LOW和CE
2
高)和写使能( WE)输入低电平。在8 IO数据
引脚( IO
0
通过IO
7
)然后被写入到指定的位置
在地址引脚(A
0
至A
16
).
从设备中读取,需要芯片使能( CE
1
LOW和CE
2
高)和输出使能( OE )为低,同时迫使写使能
( WE) HIGH 。存储器的在这些条件下,将内容
由地址引脚指定位置上出现的IO引脚。
超高速: 45纳秒
温度范围
❐
工业: -40 ° C至+ 85°C
❐
汽车-A : -40 ° C至+ 85°C
❐
汽车-E : -40°C至+ 125°C
电压范围: 4.5V至5.5V
引脚兼容CY62128B
超低待机功耗
❐
典型待机电流: 1
μA
❐
最大待机电流: 4
μA
(工业级)
超低有功功率
❐
典型工作电流: 1.3毫安在f = 1 MHz的
易内存扩展与CE
1
,CE
2,
和OE特点
取消的时候自动断电
CMOS的最佳速度和力量
提供标准的无铅32引脚STSOP , 32引脚SOIC和
32引脚TSOP封装我
■
■
■
■
■
■
■
■
逻辑框图
CE1
CE2
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
WE
OE
输入缓冲器
IO0
IO1
检测放大器
IO2
IO3
IO4
IO5
IO6
行解码器
128K ×8
ARRAY
列解码器
动力
下
IO7
A12
A13
A14
A15
记
1.为了达到最佳实践建议,请参考赛普拉斯应用笔记
“系统设计指南”
at
A16
赛普拉斯半导体公司
文件编号: 38-05485牧师* ˚F
•
198冠军苑
•
圣荷西
,
CA 95134-1709
•
408-943-2600
修订后的2008年8月4日