欢迎访问ic37.com |
会员登录 免费注册
发布采购

C9835CY 参数 Datasheet PDF下载

C9835CY图片预览
型号: C9835CY
PDF下载: 下载PDF文件 查看货源
内容描述: 低EMI时钟发生器,用于Intel移动133兆赫/ 3 SO -DIMM芯片组的系统 [Low-EMI Clock Generator for Intel Mobile 133-MHz/3 SO-DIMM Chipset Systems]
分类和应用: 时钟发生器
文件页数/大小: 18 页 / 345 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号C9835CY的Datasheet PDF文件第2页浏览型号C9835CY的Datasheet PDF文件第3页浏览型号C9835CY的Datasheet PDF文件第4页浏览型号C9835CY的Datasheet PDF文件第5页浏览型号C9835CY的Datasheet PDF文件第6页浏览型号C9835CY的Datasheet PDF文件第7页浏览型号C9835CY的Datasheet PDF文件第8页浏览型号C9835CY的Datasheet PDF文件第9页  
C9835
低EMI时钟发生器,用于英特尔®
手机133 - MHz的/ 3 SO -DIMM芯片组的系统
特点
会见英特尔公司
移动133.3MHz芯片组
三个CPU时钟( 66.6 / 100 / 133.3兆赫, 2.5V )
六SDRAM时钟, 1 - DCLK ( 100 / 133.3兆赫, 3.3V )
七个PCI时钟( 33MHz的, 3.3V ),一个自由运行
两个IOAPIC时钟,同步CPU时钟( 33.3
兆赫, 2.5V )
•一个参考时钟
•两个48 MHz的固定非SSCG时钟( USB和DOT )
•三3V66时钟( 66.6兆赫, 3.3V), ICH , HUBLINK和
AGP内存
•一个可选频率为VCH视频通道时钟
( 48 - MHz的非可编程扩频时钟发生器, 66.6 MHz的CPU - SSCG , 3.3V )
•电源管理使用掉电, CPU停止,并
PCI挡销
•三个功能选择引脚(包括测试模式选择)
•赛普拉斯扩频获得最佳的电磁
干扰(EMI)的还原
• SMBus支持与回读
• 56引脚SSOP和TSSOP封装
表1.功能表
[1]
TEST #
0
0
1
1
1
1
SEL1
X
X
0
0
1
1
SEL0
0
1
0
1
0
1
的CPU (0: 2)
高阻
TCLK/2
66.6
100.0
133.3
133.3
SDRAM( 0 :5)
DCLK
高阻
TCLK/2
100.0
[2]
3V66(0:2)
高阻
TCLK/3
66.6
66.6
66.6
66.6
PCIF ( 1:6)
高阻
TCLK/6
33.3
33.3
33.3
33.3
48M(0:1)
高阻
TCLK/2
48
48
48
48
REF
高阻
TCLK
14.318
14.318
14.318
14.318
IOAPIC ( 0:10 )
高阻
TCLK/6
33.3
33.3
33.3
33.3
100.0
[2]
133.3
100.0
[2]
注意:
1.这些是开机使用SEL1和SEL0硬件引脚选择后的频率。其它频率可以使用本设备来选择
SMBus接口。请参阅扩展频率的所有频率菱的完整列表。
2.将设置为133MHz的时候SMBUS字节3 ,第0位被设置为逻辑1 。
框图
X IN
36pF
引脚配置
REF
VDD
XIN
XO ü牛逼
VSS
VSS
3V 66_0
3V 66_1
3V 66_2 ( A G P)
VDD
P·C I_S TP #
P·C I_F
P·C I1
VSS
P·C I2
P·C I3
VDDP
P·C I4
P·C I5
P·C I6
VSS
AVDD
AVSS
VSS
48M 0 (U S B )
48M 1 ( D 2 O T)
VDD
性S E L0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
VSS
IO一个P IC 0
IO口P IC 1
VDDI
CPU0
VDDC
CPU1
CPU2
VSS
VSS
SDRAM0
SDRAM1
VDDS
SDRAM2
SDRAM3
VSS
SDRAM4
SDRAM5
D C LK
VDDS
V建华_C LK
VDD
Ç P ü _S TP #
TE S T #
PD #
S·C LK
S.D。一个TA
性S E L1
36pF
XOUT
1
VDD
1
VDDI
IO口P IC
2
VDDC
中央处理器
R IN
VDDS
TEST #
性S E L 0 , 1
三たて
s0
PD #
P·C I_ S T P#
Ç PU _STP #
I2 ç - C LK
I2 Ç - D A TA
PLL1
R IN
PD #
SC LK
SDATA
I 2 C 2〜C LK
I2 Ç -d一吨
PLL2
PD #
1
D C LK
48
2
VDDS
PCI
6
VDD
4 8 M (0 ,1 )
VDDP
P·C I( 1:6)
SDRAM
6
VDD
3V66
3
VDDP
P·C I_ ˚F
3 V 6 6 (0 :2 )
S.D。 R A M( 0 : 5 )
3
Ç P U( 0 : 2 )
IO口P IC ( 0,1 )
V建华_C LK
VDD
REF
C
9
8
3
5
赛普拉斯半导体公司
文件编号: 38-07303牧师**
3901北一街
圣荷西
CA 95134
• 408-943-2600
修订后的2002年4月5日