欢迎访问ic37.com |
会员登录 免费注册
发布采购

C9827HY 参数 Datasheet PDF下载

C9827HY图片预览
型号: C9827HY
PDF下载: 下载PDF文件 查看货源
内容描述: 高性能的Pentium 4的时钟合成器 [High Performance Pentium 4 Clock Synthesizer]
分类和应用: 晶体时钟发生器微控制器和处理器外围集成电路光电二极管
文件页数/大小: 25 页 / 172 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号C9827HY的Datasheet PDF文件第1页浏览型号C9827HY的Datasheet PDF文件第3页浏览型号C9827HY的Datasheet PDF文件第4页浏览型号C9827HY的Datasheet PDF文件第5页浏览型号C9827HY的Datasheet PDF文件第6页浏览型号C9827HY的Datasheet PDF文件第7页浏览型号C9827HY的Datasheet PDF文件第8页浏览型号C9827HY的Datasheet PDF文件第9页  
批准的产品
C9827H
高性能奔腾4时钟合成器
引脚说明
2
3
52, 51, 49,
48, 45, 44
10, 11, 12,
13, 16, 17, 18
5, 6, 7
名字
XIN
XOUT
CPU , CPU /
(0:2)
PCI ( 0:6 )
PCIF (0 :2)的
PWR
VDD
VDD
VDDP
VDD
I / O
I
O
O
O
O
描述
振荡器缓冲器输入。连接到晶体或外部时钟。
振荡器缓冲输出。连接到晶体。不要连接时
外部时钟的XIN应用。
鉴别寄主输出时钟对。请参见频率表
1本数据手册的频率和功能。
PCI时钟输出。是同步的66IN或3V66时钟。看
该数据表的第一页上的频率表。
33Mhz的PCI时钟,这是
÷2
66IN或3V66时钟的副本,可以是
自由运行(当PCI_STP #为低电平时不停止) ,或者可以是
停止的根据SMBus的编程寄存器字节3 ,
位( 3:5 ) 。
该设备的XIN时钟的缓冲输出的副本。
当前参考编程输入CPU的缓存。一个电阻
连接该引脚和VSSIREF之间。看到CPU时钟电流
本数据手册的第18页中选择表。
排位输入锁存S( 0 :2)和MULT0 。当此输入为一
逻辑低时,S (0 :2)和MULT0被锁存
固定的48MHz USB时钟输出。
固定48MHZ点时钟输出。
3.3伏66 MHz的固定频率时钟。
3.3伏时钟可选,带有SMBus字节0 ,第5位,字节5时,第5位。
当字节0位5为逻辑1,则该引脚是一个48M的输出时钟。
当字节0 ,第5位为逻辑0 ,那么这是一个66M的输出时钟(默认) 。
该引脚为掉电模式引脚。逻辑低电平使器件
进入掉电状态。除了所有的内部逻辑被关闭
SMBus的逻辑。所有的输出缓冲器被停止。看到关机
本数据手册的部分。
编程输入选择的CPU时钟倍频电流。看到CPU
当前时钟选择功能表。
频率选择输入。请参阅频率表第1页。
串行数据输入。符合一个奴隶的SMBus规范
接收/发送装置。接收数据时,它是一个输入。它是一个
开漏输出确认或发送数据时。看
应用笔记AN -0022
串行时钟输入。符合SMBus规范。看
应用笔记AN -0022 。
频率选择输入。请参阅第1页上的频率表,这是一个三
电平的输入被驱动为高电平,低电平或驱动至一个中间电平。
PCI时钟禁止输入。当置为低电平, PCI ( 0 : 6 )时钟
处于低状态同步地禁用。该引脚不影响PCIF
(0: 2 )时钟“的输出,如果它们被编程为经由所述PCIF时钟
器件的SMBus接口。
56
42
REF
IREF
VDD
VDD
O
I
28
39
38
33
35
VTT_PG #
48MUSB
48MDOT
3V66_0
3V66_1/VCH
VDD
VDD48
VDD48
VDD
VDD
I
O
O
O
O
25
PD #
VDD
I
PU
43
55, 54
29
MULT0
S(0,1)
SDATA
I
I
I
PU
I
I
30
40
34
SCLK
S2
PCI_STP #
I
VDD
VDD
I
I
T
I
PU
赛普拉斯半导体公司
http://www.cypress.com
文件编号: 38-07106修订版**
12/26/2002
第25 2