Delta39K™ ISR™
CPLD Family
Table 14. 484 FBGA Pin Table (continued)
Pin
Y7
CY39050
IO2
CY39100
IO2
CY39165
IO2
CY39200
IO2
Y8
NC
IO2
IO2
IO2
Y9
NC
IO2
IO2
IO2
Y10
IO/VREF2
IO2
IO/VREF2
IO2
IO/VREF2
IO2
IO/VREF2
IO2
Y11
Y12
IO3
IO3
IO3
IO3
Y13
IO/VREF3
IO3
IO/VREF3
IO3
IO/VREF3
IO3
IO/VREF3
IO3
Y14
Y15
IO3
IO3
IO3
IO3
Y16
IO3
IO3
IO3
IO3
Y17
IO3
IO3
IO3
IO3
Y18
NC
IO3
IO3
IO3
Y19
NC
IO3
IO3
IO3
Y20
NC
NC
NC
IO3
Y21
NC
NC
NC
IO3
Y22
NC
NC
NC
IO3
AA1
AA2
AA3
AA4
AA5
AA6
AA7
AA8
AA9
AA10
AA11
AA12
AA13
AA14
AA15
AA16
AA17
AA18
AA19
AA20
AA21
AA22
AB1
AB2
AB3
AB4
GND
GND
NC
GND
GND
NC
GND
GND
IO2
GND
GND
IO2
VCCIO2
IO/VREF2
IO2
VCCIO2
IO/VREF2
IO2
VCCIO2
IO/VREF2
IO2
VCCIO2
IO/VREF2
IO2
NC
IO2
IO2
IO2
IO2
IO2
IO2
IO2
NC
NC
VCCIO2
IO2
VCCIO2
IO2
NC
IO2
IO2
IO2
IO2
IO2
IO3
IO3
IO3
IO3
IO3
IO3
IO3
IO3
NC
NC
VCCIO3
IO3
VCCIO3
IO3
IO3
IO3
NC
IO3
IO3[20]
IO3[20]
IO/VREF3
VCCIO3
NC
IO3
NC
IO3
IO3
IO/VREF3
VCCIO3
NC
IO/VREF3
VCCIO3
NC
IO/VREF3
VCCIO3
IO3
GND
GND
GND
GND
NC
GND
GND
GND
GND
NC
GND
GND
GND
GND
IO/VREF2
IO/VREF2
GND
GND
GND
GND
IO/VREF2
IO/VREF2
NC
NC
Note:
20. These I/Os have a slightly higher tPD (propagation delay) than the rest of the pins. The use of these pins on the same packages of different densities or the
pins in the same relative position in smaller or larger FBGAs for signals with critical timing should be avoided. When first implementing a design in these
packages, the timing-driven routing of Warp 6.2 and later versions will ensure these pins are avoided when routing critical signal.
Document #: 38-03039 Rev. *H
Page 76 of 86