CL-PS6700
初步数据手册
特点
s
直接接口, CL- PS7111低功耗
微控制器
- 低引脚数的自定义复用的地址/数据总线
- 支持13-和18 - MHz的工作频率
低功耗PC卡
控制器为CL- PS7111
概观
该CL- PS6700直接连接到PC卡
( PCMCIA )发行2.01插座并有一个自定义
界面到CL - PS7111微控制器。该
CL- PS7111可支持最多两个CL- PS6700
器件,它允许每个2的PC卡插槽
系统。地址和数据被传递给
CL- PS6700通过32位数据总线的16位
(D[15:0]).
PC卡插槽被有效隔离
CL- PS6700 。除了电源和接地引脚,所述
在插座引脚只能连接到的其他地方
系统通过CL- PS6700 。
s
与PC卡( PCMCIA )发布完全兼容
2.01特定网络阳离子
s
一个或两个CL- PS6700s每个系统
s
低功耗国
- 工作( 25毫瓦,典型值)
•空闲
- 待机(几乎为零功耗)
s
支持PC卡热插入和移除
s
读取和写入缓冲区
s
支持3.3V和5V的PC卡
s
尾数转换
s
支持以下PC卡:
—
—
—
—
内存只有卡;佛罗里达州灰,EPROM或SRAM
I / O卡;调制解调器和通信
卡CON组fi gured作为两个I / O和内存
DMA功能的卡(通过软件模拟)
s
100引脚VQFP封装
(续)
CL- PS7111到CL- PS6700接口
5 V 3 V V
PP
V
CC
V
PP
SYS_RES_L
RESET_L
EXPCLK
NCS[4]
写
PCLK
PCE_L
P型
I / O电源= V3V_O
PCTL [2 :0]的
动力
模块
PCM_VS [2: 1]
PCM_CD [2: 1]
PCM_BVD [2: 1]
PCM_WP
PCM_RDY
I / O电源= V5V_O
PCM_WAIT
PCM_RESET
PCM_CE [2: 1]
PCM_REG_L
PCM_OE_L
PCM_WE_L
PCM_IORD_L
PCM_IOWR_L
PCM_A [25 :0]的
CL-PS7111
NEINTN
PIRQ_L [1 :0]的
GPIO
PSLEEP_L
D[15:0]
MD [ 15:0]
CL-PS6700
PB[0]
PRDY
PC卡
插座
PCM_D [15 :0]的
1.0版
C
IRRUS
L
逻辑
C
ONFIDENTIAL
, NDA ř
EQUIRED
1997年11月