欢迎访问ic37.com |
会员登录 免费注册
发布采购

CS2100-OTP_09 参数 Datasheet PDF下载

CS2100-OTP_09图片预览
型号: CS2100-OTP_09
PDF下载: 下载PDF文件 查看货源
内容描述: 小数N分频时钟乘法器 [Fractional-N Clock Multiplier]
分类和应用: 时钟
文件页数/大小: 26 页 / 224 K
品牌: CIRRUS [ CIRRUS LOGIC ]
 浏览型号CS2100-OTP_09的Datasheet PDF文件第4页浏览型号CS2100-OTP_09的Datasheet PDF文件第5页浏览型号CS2100-OTP_09的Datasheet PDF文件第6页浏览型号CS2100-OTP_09的Datasheet PDF文件第7页浏览型号CS2100-OTP_09的Datasheet PDF文件第9页浏览型号CS2100-OTP_09的Datasheet PDF文件第10页浏览型号CS2100-OTP_09的Datasheet PDF文件第11页浏览型号CS2100-OTP_09的Datasheet PDF文件第12页  
CS2100-OTP  
PLL PERFORMANCE PLOTS  
Test Conditions (unless otherwise specified): VD = 3.3 V; T = 25 °C (Commercial Grade); C = 15 pF;  
A
L
f
= 12.288 MHz; f  
= 12.288 MHz; Sample size = 10,000 points; Base Band Jitter (100 Hz to 40 kHz);  
CLK_IN  
CLK_OUT  
AuxOutSrc[1:0] = 11.  
10,000  
1,000  
100  
10  
10  
1 Hz Bandwidth  
128 Hz Bandwidth  
1 Hz Bandwidth  
128 Hz Bandwidth  
0
-10  
-20  
-30  
-40  
-50  
-60  
1
0.1  
1
10  
100  
1,000  
10,000  
1
10  
100  
1000  
10000  
Input Jitter Frequency (Hz)  
Input Jitter Frequency (Hz)  
Figure 2. CLK_IN Sinusoidal Jitter Tolerance  
Figure 3. CLK_IN Sinusoidal Jitter Transfer  
Samples size = 2.5M points; Base Band Jitter (10Hz to 40kHz).  
Samples size = 2.5M points; Base Band Jitter (10Hz to 40kHz).  
1000  
1 Hz Bandwidth  
128 Hz Bandwidth  
100  
10  
Unlock  
1
Unlock  
0.1  
0.01  
0.01  
0.1  
1
10  
100  
1000  
Input Jitter Level (nsec)  
Figure 4. CLK_IN Random Jitter Rejection and Tolerance  
8
DS841F1