欢迎访问ic37.com |
会员登录 免费注册
发布采购

SPT7853SCT 参数 Datasheet PDF下载

SPT7853SCT图片预览
型号: SPT7853SCT
PDF下载: 下载PDF文件 查看货源
内容描述: 三路10位, 30 MSPS A / D转换器 [TRIPLE 10-BIT, 30 MSPS A/D CONVERTER]
分类和应用: 转换器
文件页数/大小: 10 页 / 175 K
品牌: CADEKA [ CADEKA MICROCIRCUITS LLC. ]
 浏览型号SPT7853SCT的Datasheet PDF文件第2页浏览型号SPT7853SCT的Datasheet PDF文件第3页浏览型号SPT7853SCT的Datasheet PDF文件第4页浏览型号SPT7853SCT的Datasheet PDF文件第5页浏览型号SPT7853SCT的Datasheet PDF文件第7页浏览型号SPT7853SCT的Datasheet PDF文件第8页浏览型号SPT7853SCT的Datasheet PDF文件第9页浏览型号SPT7853SCT的Datasheet PDF文件第10页  
典型接口电路
极少的外部元件即可实现
规定的设备的性能。图2显示了典型的互
使用正常税务局局长的SPT7853时脸上的要求
CUIT操作。以下各节提供的说明
的主要功能,并提出关键的性能crite-
RIA考虑实现最佳的设备perfor-
曼斯。
图2 - 典型接口电路
AGND
铁氧体磁珠
高采样率是通过使用多个特区实现
ADC的部分并联,每个采样输入的
信号顺序。每一个SAR ADC采用16个时钟周期来
完成转换。的时钟周期被分配为
如下所示:
表二 - 时钟周期
时钟
1
2
手术
参考零取样
自动调零比较
自动校准比较
输入采样
11位SAR转换
数据传输
DGND
3
4
HI- Z + D2.7V -5V
OEN
在REF
( + 4V典型值)
4.7
+
5-15
16
V
RHF
V
RHS
V
RLF
V
RLS
V
RLT
V
CAL
DA0–9
DB0–9
10
启用
SPT7853
DC0–9
DAV
OV
DD
10
V
IN
1
V
IN
2
V
IN
3
V
IN
A
V
IN
B
V
IN
C
+ D2.7V -5V DGND
DGND
AGND
V
DD
CLK
时钟
输入
接口
逻辑
10
的16相时钟,它是从输入的时钟信号,
同步这些事件。对于相邻的定时信号
ADC的部分由2个时钟周期,使得移位的
模拟输入进行采样,对输入的每隔一个周期
通过正好一个ADC部分时钟。经过16个时钟周期,
时间周期重复。采样速率为次配置
灰是二分之一的时钟速率,例如,对于一个60兆赫的时钟
率,输入采样率是30兆赫。从模拟的潜伏期
日志输入样本的相应的数字输出为12
时钟周期。
•由于只有八个比较时,一个巨大的动力
节约得以实现。
+
4.7
AGND
注意事项:
1.
2.
3.
4.
将铁氧体磁珠作为靠近ADC越好。
所有电容器是0.01微法的表面贴装,除非另有规定。
放置0.01微法的表面安装为靠近相应的去耦销越好。
所有的输入引脚(引用,模拟输入,时钟输入和/ OEN )必须得到保护,以
在规定的绝对最大额定值。
+A5
•使用闭环系进行自动调零操作
使用比较器的多个样本统
响应于参考零。
•自动校准操作,校准它的增益
该MSB参考和LSB参考,也做
用一个闭环系统。增益的多个样本
错误被集成以产生校准电压为
每个ADC部分。
•电容位移电流,它可以诱发SAM-
耦误差,因为只有一个比较器被最小化
样品在时钟周期期间的输入。
•总输入电容是由于部分非常低
这是不采样信号的转换器是异
由传输门电路从输入迟来。
电源和接地
在SPT7853的数字和模拟电源电压
在内部是来自于一个单一的模拟电源。一个另行
率的数字电源必须使用所有的接口电路
( OV
DD
) 。数字地( DGND )连接到模拟
接地平面,如图2中所示,以防止可能
闩锁状态。
操作说明
总体结构的CMOS ADC被显示在
框图。每个ADC采用的是并行的SAR架构。
每一个包含八个相同的逐次逼近
ADC的部分,在平行的所有操作,16相的时钟
发生器,一个11位的8:1的数字输出多路转换器,校正
化的逻辑,并亲一个参考电压发生器
国际志愿组织共同的参考电平为每个ADC部分。
参考电压
该SPT7853需要使用一个外部电压的
用于驱动的参考阶梯偏高参考
每个ADC 。它必须是3 V至5 V的范围内
梯子下侧通常依赖于AGND ( 0.0 V) ,但
可以运行高达2.0V,与第二参考。模拟
输入电压范围内将跟踪的总电压差异
阶梯感的线条, V之间测量
RHS
和V
RLS
.
SPT7853
6
12/14/99