欢迎访问ic37.com |
会员登录 免费注册
发布采购

CDK8307DILP64 参数 Datasheet PDF下载

CDK8307DILP64图片预览
型号: CDK8307DILP64
PDF下载: 下载PDF文件 查看货源
内容描述: 12月13日位,四十零分之二十零/ 50/ 65 / 80MSPS ,八通道,超低功耗ADC LVDS [12/13-bit, 20/40/50/65/80MSPS, Eight Channel, Ultra Low Power ADC with LVDS]
分类和应用:
文件页数/大小: 31 页 / 1408 K
品牌: CADEKA [ CADEKA MICROCIRCUITS LLC. ]
 浏览型号CDK8307DILP64的Datasheet PDF文件第1页浏览型号CDK8307DILP64的Datasheet PDF文件第3页浏览型号CDK8307DILP64的Datasheet PDF文件第4页浏览型号CDK8307DILP64的Datasheet PDF文件第5页浏览型号CDK8307DILP64的Datasheet PDF文件第6页浏览型号CDK8307DILP64的Datasheet PDF文件第7页浏览型号CDK8307DILP64的Datasheet PDF文件第8页浏览型号CDK8307DILP64的Datasheet PDF文件第9页  
数据表
目录
特点
.................................................................. 1
应用
............................................................ 1
概述
................................................ 1
框图
........................................................ 1
目录
................................................... 2
订购信息
............................................. 3
销刀豆网络gurations
.................................................. 4
引脚分配
.................................................. 5-8
绝对最大额定值
................................... 9
可靠性信息
........................................... 9
ESD保护
........................................................ 9
推荐工作条件
.................... 9
电气特性
...................................... 10
电气特性 - CDK8307A
............10-11
电气特性 - CDK8307B
................ 11
电气特性 - CDK8307C
............11-12
电气特性 - CDK8307D
............12-13
电气特性 - CDK8307E
................ 13
数字和时序电气特性
..13-14
LVDS时序图
......................................... 15
图1. 12位输出, DDR模式......................... 15
图2. 14位输出, DDR模式......................... 15
图3. 12位输出, SDR模式......................... 15
图4.数据定时............................................ 15
串行接口
..................................................... 16
时序图................................................ .... 16
图5.串行接口时序图..... 16
表1.串行端口接口时序定义... 16
寄存器的初始化............................................. 16
串行寄存器映射
..........................................17-18
表2.功能概述支持
通过串行接口................................ 17-18
说明串行寄存器
........................18-25
表3.软件复位......................................... 18
表4.掉电模式.................................. 18
表5. LVDS驱动强度可编程......... 19
表6. LVDS输出驱动强度的
LCLK , FCLK和数据............................... 19
表7. LVDS内部端接
可编程....................................... 20
表8. LVDS输出内部端接.............. 20
表9.模拟输入反转................................... 20
表10. LVDS测试模式.................................. 21
表11.可编程增益................................. 21
表12.增益设置通道1-8 .................. 22
表13. LVDS时钟以及可编程
数据输出模式................................. 22
图6.相位可编程模式的LCLK ..... 23
图7. SDR接口模式............................... 23
表14.串行输出比特数................... 23
图8. LVDS输出时序调整.............. 24
表15.满量程控制.................................... 24
表16.寄存器的值与相应的
在充电满量程范围...................... 25
表17.时钟频率...................................... 25
表18.时钟频率设置......................... 25
表19.性能控制................................ 25
表20.性能控制设置................... 26
表21.外部共模电压
缓冲器驱动强度........................... 26
工作原理
............................................. 27
推荐使用
........................................... 27
模拟输入................................................ ......... 27
图9.输入配置图................ 27
直流耦合............................................... ........... 27
图10.直流耦合输入.............................. 27
交流耦合............................................... ........... 28
图11.变压器耦合输入................. 28
图12. AC耦合输入.............................. 28
图13.可选输入网络................... 28
时钟输入和抖动考虑...................... 29
机械尺寸
...................................30-31
采用QFN- 64封装.............................................. ...... 30
TQFP- 80封装.............................................. .... 31
CDK8307
12月13日位,四十零分之二十零/ 50/ 65 / 80MSPS ,八通道,超低功耗ADC LVDS
冯1A
©2009 CADEKA微电路有限责任公司
www.cadeka.com
2