欢迎访问ic37.com |
会员登录 免费注册
发布采购

CDK1307AILP40 参数 Datasheet PDF下载

CDK1307AILP40图片预览
型号: CDK1307AILP40
PDF下载: 下载PDF文件 查看货源
内容描述: 超低功耗, 20/40/ 65 / 80MSPS , 12月13日位模拟至数字转换器(ADC ) [Ultra Low Power, 20/40/65/80MSPS, 12/13-bit Analog-to-Digital Converters (ADCs)]
分类和应用: 转换器
文件页数/大小: 15 页 / 1149 K
品牌: CADEKA [ CADEKA MICROCIRCUITS LLC. ]
 浏览型号CDK1307AILP40的Datasheet PDF文件第1页浏览型号CDK1307AILP40的Datasheet PDF文件第2页浏览型号CDK1307AILP40的Datasheet PDF文件第4页浏览型号CDK1307AILP40的Datasheet PDF文件第5页浏览型号CDK1307AILP40的Datasheet PDF文件第6页浏览型号CDK1307AILP40的Datasheet PDF文件第7页浏览型号CDK1307AILP40的Datasheet PDF文件第8页浏览型号CDK1307AILP40的Datasheet PDF文件第9页  
ADVANCE Data Sheet  
Pin Assignments (Continued)  
Pin No.  
23  
Pin Name  
D_4  
Description  
Output Data  
24  
ORNG  
CLK_EXT  
D_5  
Out of Range flag. High when input signal is out of range  
27  
Output clock signal for data synchronization. CMOS levels  
28  
Output Data  
29  
D_6  
Output Data  
30  
D_7  
Output Data  
31  
D_8  
Output Data  
32  
D_9  
Output Data  
33  
D_10  
D_11  
D_12  
Output Data  
34  
Output Data (MSB for 1Vpp full scale range, see Reference Voltages section)  
Output Data (MSB for 2Vpp full scale range)  
35  
38, 39  
CM_EXTBC_1, Bias control bits for the buffer driving pin CM_EXT  
CM_EXTBC_0  
00: OFF  
10: 50μA  
10: 500μA 11: 1mA  
Sleep Mode when low  
40  
SLP_N  
©2008 CADEKA Microcircuits LLC  
www.cadeka.com  
3
 复制成功!