欢迎访问ic37.com |
会员登录 免费注册
发布采购

ATMEGA16L-8PU 参数 Datasheet PDF下载

ATMEGA16L-8PU图片预览
型号: ATMEGA16L-8PU
PDF下载: 下载PDF文件 查看货源
内容描述: 8位微控制器,带有16K字节的系统内可编程闪存 [8-bit Microcontroller with 16K Bytes In-System Programmable Flash]
分类和应用: 闪存微控制器PC
文件页数/大小: 24 页 / 312 K
品牌: ATMEL [ ATMEL CORPORATION ]
 浏览型号ATMEGA16L-8PU的Datasheet PDF文件第5页浏览型号ATMEGA16L-8PU的Datasheet PDF文件第6页浏览型号ATMEGA16L-8PU的Datasheet PDF文件第7页浏览型号ATMEGA16L-8PU的Datasheet PDF文件第8页浏览型号ATMEGA16L-8PU的Datasheet PDF文件第10页浏览型号ATMEGA16L-8PU的Datasheet PDF文件第11页浏览型号ATMEGA16L-8PU的Datasheet PDF文件第12页浏览型号ATMEGA16L-8PU的Datasheet PDF文件第13页  
ATmega16(L)
口诀
BRIE
BRID
MOV
MOVW
LDI
LD
LD
LD
LD
LD
LD
LDD
LD
LD
LD
LDD
LDS
ST
ST
ST
ST
ST
ST
性病
ST
ST
ST
性病
STS
LPM
LPM
LPM
SPM
IN
OUT
POP
SBI
CBI
LSL
LSR
ROL
ROR
ASR
SWAP
BSET
BCLR
BST
BLD
美国证券交易委员会
中图分类号
SEN
CLn的
经济特区
CLZ
SEI
CLI
SES
CLS
SEV
路,P
P ,RR
Rr
Rd
P,B
P,B
Rd
Rd
Rd
Rd
Rd
Rd
s
s
RR ,B
路,B
路,Z
路, Z +
操作数
k
k
省,RR
省,RR
路,K
路,X
路, X +
路 - X
路,Y
路, Y +
路 - ÿ
路,Y + Q
路,Z
路, Z +
路, -Z
路,Z + Q
路,K
X ,RR
X + ,RR
- X ,RR
Y,的Rr
Y + ,RR
- Y,的Rr
Y + Q ,RR
Z,的Rr
Z + ,RR
-Z ,RR
Z + Q ,RR
K,的Rr
描述
科若中断使能
科若中断禁止
寄存器之间移动
复制寄存器字
立即加载
间接负载
间接加载和后INC 。
间接加载和预十二月
间接负载
间接加载和后INC 。
间接加载和预十二月
加载间接与位移
间接负载
间接加载和后INC 。
间接加载和预十二月
加载间接与位移
加载直接从SRAM
商店间接
商店间接和Post- INC 。
间接存储和预十二月
商店间接
商店间接和Post- INC 。
间接存储和预十二月
存储间接与位移
商店间接
商店间接和Post- INC 。
间接存储和预十二月
存储间接与位移
直接存储到SRAM
加载程序存储器
加载程序存储器
加载程序存储器和Post-公司
存储程序存储器
在港口
输出端口
按注册的堆栈
从栈中弹出注册
在I / O寄存器设置位
在I / O寄存器清零位
逻辑左移
逻辑右移
循环左移通过进
循环右移
算术右移
半字节交换
标志设置
标志清晰
比特存储从注册至T
从T位加载到寄存器
设置进
清除进
设置负标志
清除负标志
设置零标志
清除零标志
全局中断使能
全局中断禁止
集签名测试标志
清除Signed测试标志
设置二进制补码溢出。
手术
如果( I = 1 ),那么PC
PC + K + 1个
如果( I = 0 ),那么PC
PC + K + 1个
Rd
Rr
RD + 1 :路
Rr+1:Rr
Rd
K
Rd
(X)
Rd
(X), X
X + 1
X
X - 1 ,路
(X)
Rd
(Y)
Rd
(Y), Y
Y + 1
Y
Ÿ - 1 ,路
(Y)
Rd
(Y + Q)
Rd
(Z)
Rd
(Z), Z
Z+1
Z
ž - 1 ,路
(Z)
Rd
(Z + Q)
Rd
(k)
(X)
Rr
(X)
RR, X
X + 1
X
X - 1, (X)
Rr
(Y)
Rr
(Y)
RR ,Y
Y + 1
Y
Y - 1, (Y)
Rr
(Y + Q)
Rr
(Z)
Rr
(Z)
RR ,Z
Z + 1
Z
Z - 1, (Z)
Rr
(Z + Q)
Rr
(k)
Rr
R0
(Z)
Rd
(Z)
Rd
(Z), Z
Z+1
(Z)
R1:R0
Rd
P
P
Rr
Rr
Rd
I / O ( P,B )
1
I / O ( P,B )
0
Rd(n+1)
路( n)的路(0)
0
路(N )
路第(n + 1)中,Rd (7)
0
路( 0 ) ← C,路(N + 1 ) ←路(N ) ,C ←路( 7 )
路( 7 ) ← C,路( N) ←路(N + 1 ) ,C ←路( 0 )
路(N )
路第(n + 1 )中,n = 0..6
Rd(3..0)←Rd(7..4),Rd(7..4)←Rd(3..0)
SREG (S )
1
SREG (S )
0
T
RR (二)
路(二)
T
C
1
C
0
N
1
N
0
Z
1
Z
0
I
1
I
0
S
1
S
0
V
1
FL AGS
Z, C,N ,V
Z, C,N ,V
Z, C,N ,V
Z, C,N ,V
Z, C,N ,V
SREG (S )
SREG (S )
T
C
C
N
N
Z
Z
I
I
S
S
V
#Clocks
1/2
1/2
1
1
1
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
3
3
3
-
1
1
2
2
2
2
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
数据传送指令
位,位测试程序的说明
CLV
SET
CLT
SEH
清除二进制补码溢出
在SREG集合T
在SREG清除牛逼
设置半进位标志在SREG
V
0
T
1
T
0
H
1
V
T
T
H
1
1
1
1
9
2466NS–AVR–10/06