6.电子签名字
有64比特的可编程存储器,总是提供给用户,即使该
装置固定。这些位可以被用于用户特定的数据。
7.编程/擦除
使用标准的可编程逻辑器件编程器进行编程/擦除。看
CMOS PLD亲
编程硬件和软件支持
对软件/编程信息。
8.输入和I / O上拉
ATF16V8B所有家庭成员内部输入和I / O上拉电阻。因此,当时─
曾经输入或I / O将不会被外部驱动,它们会浮到V
CC
。这确保了所有
逻辑阵列的输入是在已知的状态。这些都是比较弱的主动上拉,可以很容易
通过TTL兼容的驱动程序进行过驱动(见输入和I / O图所示) 。
图8-1 。
输入图
图8-2 。
I / O图
9.功能逻辑图说明
逻辑选项和功能图描述ATF16V8B架构。八config-
urable宏单元可被配置为注册输出,组合的I / O ,组合
输出,或者专用的输入。
该ATF16V8B可以在三种不同的模式之一进行配置。每种模式使
ATF16V8B看起来像一个不同的设备。大多数PLD编译器可以选择合适的模式automat-
ically 。用户还可以通过用一个模式选择供给编译器强制选择。
决定因素是注册与组合输出和德迪的用法
cated输出与输出,输出使能控制。
该ATF16V8B万向架构可以编程,以仿真许多20针PAL制式
设备。这些子集的架构可以在每个所述的配置模式中找到
8
ATF16V8B/BQ/BQL
0364J–PLD–7/05