F
EATURES
•
基于SPARC V7高性能RISC架构整数单元
•
优化整合六十四分之三十二位浮点单元
•
片上外设
- EDAC和奇偶校验发生器和校验器
- 存储器接口
片选信号发生器
等待状态产生
存储器保护
- DMA仲裁器
- 定时器
通用定时器( GPT )
实时时钟定时器( RTCT )
看门狗定时器( WDT )
- 中断控制器与5外部输入
- 通用接口( GPI )
- 双UART
速度优化的代码RAM接口
8位或40位引导PROM (闪存)接口
IEEE 1149.1测试访问端口( TAP)的调试和测试目的
全静态设计
性能: 20 MIPS / 5 MFLOPS (双精度) ,在系统时钟为25 MHz的
核心功耗: 1.0W典型值。在20 MIPS / 0.7W典型值。速度为10 MIPS
经营范围: 4.5V至5.5V
(1)
-55 ° C至+ 125°C
根据MIL STD 883方法1019进行测试达总剂量为300 KRADs (SI )
SEU事件发生率优于3 E- 8错误/分量/天(最坏情况)
无单粒子闩锁低于80兆电子伏/毫克/平方厘米的LET阈值
2
质量等级: ESCC与9512/003和QML -Q或V带5962-00540
包装: 256 MQFPF ;裸模
1.对于3.3V的能力上看到爱特梅尔网站TSC695FL数据表。
•
•
•
•
•
•
•
•
•
•
•
抗辐射32位
SPARC
嵌入式
处理器
TSC695F
注意:
描述
该TSC695F ( ERC32单芯片)是一款高度集成,高性能的32位
RISC嵌入式处理器实现SPARC V7架构规范。它
已开发与ESA (欧洲航天局)的支持,
提供了嵌入式领域应用的一个完整的开发环境。
所述处理器使用爱特梅尔为0.5μm耐辐射(制造³ 300
KRADs (Si)的)的CMOS增强处理( RTP) 。它已被专门设计用于
空间,因为它具有片上并发瞬时和永久的错误检测。
该TSC695F包括一个片上整数单元( IU ) ,浮点单元( FPU ) ,一
内存控制器和DMA仲裁器。用于实时应用中, TSC695F报价
高的安全监视,两个定时器,一个中断控制器,并行和串行接口
面对。容错是通过奇偶校验内部/外部总线和支持
EDAC的外部数据总线上。设计是一个支持高度可测试
片上调试器( OCD ) ,并通过JTAG接口的边界扫描。
牧师4118J - AERO - 8月4日