欢迎访问ic37.com |
会员登录 免费注册
发布采购

AM29F040B-120JC 参数 Datasheet PDF下载

AM29F040B-120JC图片预览
型号: AM29F040B-120JC
PDF下载: 下载PDF文件 查看货源
内容描述: 4兆位( 512K的×8位) CMOS 5.0伏只,统一部门快闪记忆体 [4 Megabit (512 K x 8-Bit) CMOS 5.0 Volt-only, Uniform Sector Flash Memory]
分类和应用: 内存集成电路
文件页数/大小: 35 页 / 762 K
品牌: AMD [ AMD ]
 浏览型号AM29F040B-120JC的Datasheet PDF文件第21页浏览型号AM29F040B-120JC的Datasheet PDF文件第22页浏览型号AM29F040B-120JC的Datasheet PDF文件第23页浏览型号AM29F040B-120JC的Datasheet PDF文件第24页浏览型号AM29F040B-120JC的Datasheet PDF文件第26页浏览型号AM29F040B-120JC的Datasheet PDF文件第27页浏览型号AM29F040B-120JC的Datasheet PDF文件第28页浏览型号AM29F040B-120JC的Datasheet PDF文件第29页  
AC CHARACTERISTICS  
tRC  
VA  
Addresses  
VA  
VA  
tACC  
tCE  
CE#  
tCH  
tOE  
OE#  
WE#  
tOEH  
tDF  
tOH  
High Z  
High Z  
DQ7  
Valid Data  
Complement  
Complement  
True  
DQ0–DQ6  
Status Data  
True  
Valid Data  
Status Data  
Note: VA = Valid address. Illustration shows first status cycle after command sequence, last status read cycle, and array data  
read cycle .  
Figure 11. Data# Polling Timings (During Embedded Algorithms)  
tRC  
Addresses  
CE#  
VA  
tACC  
tCE  
VA  
VA  
VA  
tCH  
tOE  
OE#  
WE#  
tOEH  
tDF  
tOH  
High Z  
DQ6/DQ2  
Valid Status  
(first read)  
Valid Status  
Valid Status  
Valid Data  
(second read)  
(stops toggling)  
Note:  
VA = Valid address; not required for DQ6. Illustration shows first two status cycle after command sequence, last status read cycle,  
and array data read cycle.  
Figure 12. Toggle Bit Timings (During Embedded Algorithms)  
Am29F040B  
25